Chip123 科技應用創新平台
標題:
該如何分辨電路在layout時,該左右交插對稱???
[打印本頁]
作者:
ynru12
時間:
2007-10-29 09:47 AM
標題:
該如何分辨電路在layout時,該左右交插對稱???
想請問一下,在layout時,有的時候,一些電路不是需要左右對稱或者是交插放嗎??
/ Z# G/ l; ~ g
像是那些時候需要這樣子做??那這些電路的兩旁有需要加上dummy嗎??
4 e' z* n" U. Y: O# _$ A% y: [
: P3 R4 k% V' U5 {, b
不知各位先進可否提供一些經驗給我???
作者:
bjic
時間:
2007-10-29 11:12 AM
一般是差分电路多用在op里,从schematic上可以分得出来(layout note)
+ x4 Q* |: K0 V6 V" d7 L- j
再就是看pin name 比如inp inn之类,很明显的。左右管子数一般相同。
. b X! g$ c, j& D5 }% P6 K) c& S
对称有common centro ,mirror之分,common centro 比较难做,占size
) _0 G% F% [8 [7 M0 T
the art of analog layout 里有。
作者:
sw5722
時間:
2007-10-29 04:44 PM
一般來說都是designer決定的比較多,layout能決定的比較少,為什麼要
; T2 E3 x( l' ]9 R" g4 m
這樣擺放,主要是因為跑線會比較固定,而跑線有電阻,會決定這條線電流
" g' A* i2 g9 ~3 @
流多少,所以有關電路方面的,通常交給designer決定會比較好.
' l% q4 I- { l8 W1 V
關於dummy,有放比沒放好,因為從製程來看,它是一層一層做上去,在做一
! J4 t: ~5 T; b
個區塊時,它的邊緣,會因為蝕刻或是其他原因,做得較不好,所以才放dummy
# [# q7 L. u- L% g8 \
做犧牲品.但有時為了壓面積,不一定會放.
作者:
yhchang
時間:
2008-2-4 01:26 PM
標題:
回復 1# 的帖子
需要左右交叉對稱的時候
N3 t( T' H, y' @
就表示 那兩顆MOS FAB 製作出來的W/L
% U! `& D7 U( @1 G& J9 ^ ]! p
設計者非常的在乎 希望兩者的W/L 最好可以一模一樣
5 V/ G" Y" d/ V8 f
就算不能一樣 也希望製程有偏差的時候
8 b2 E6 B1 W! T% i- ^ i' N% Q% k
兩顆MOS 偏的趨勢也最好可以是同一種趨勢
8 {3 i; Q& m4 I: z* K
# j$ O/ a) v8 g, D5 o
目前我知道 需要這樣做的有
+ T8 G% K- B s: p) X2 w
1. Differential 放大器的兩端輸入的MOS
/ u! d0 g4 \3 b d
2. Current Mirror的兩端MOS.
作者:
JoyChou
時間:
2008-3-4 11:16 PM
就我有lay過的圖來說
Q& T1 G. J" |
op很注重對稱
) Q: I; b) r: W6 V4 l# i3 P
只要有Current Mirror的MOS以及差動對
% w3 o7 O" v0 F8 O
都需要對稱
6 V1 |( |3 W; T7 x! v- P, r
若圖裡有電阻或電容時
1 z7 q T3 z5 O: H: r( b
可以請教RD是否需要對稱或者是交錯擺放
; q& [$ |( v7 o. j" w) k" o# h( z
以上這些圖能放dummy的話最好放
- ~- c( g, s; ~7 x
這樣對光罩出來的結果誤差會比較小
' B1 ]6 z7 J! i4 n7 C
除非RD有面積的考量
( x6 \) t1 g- N5 z# P3 `9 ^: |
總之多跟RD討論會比較好
作者:
yhchang
時間:
2008-3-5 02:02 AM
標題:
回復 1# 的帖子
最近在學LAYOUT課程 我想需不需要 交叉對稱
* B9 u7 b% H9 M/ o4 Q. D
完全取決於 這個地方的OP 差動對 或者是電流鏡
1 w5 M6 A7 ~1 w! B; ?
是不是關鍵性的組件 如果不是 那就不需要 交叉對稱+旁邊加dummy
歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/)
Powered by Discuz! X3.2