Chip123 科技應用創新平台
標題:
請問spread spectrum clock generator
[打印本頁]
作者:
ccy3065
時間:
2008-1-6 03:00 PM
標題:
請問spread spectrum clock generator
請問各位:
$ H3 y8 y: ?# R# ?- i7 `
目前的研究方向是SSCG.希望做Down spread.想先在simulink模擬.如果要做down spread是不是所有的參數都要重新計算呢?還是只要改變除數就好?
1 l I/ V! M9 X- V; k/ D3 o" P$ x
謝謝!!
作者:
jackrabbit
時間:
2008-1-8 11:01 AM
要看你是用什麼方法做展頻, 還有在loop裡的哪一個點把展頻profile加進去
/ u$ w" `! w5 E) \+ ^: A- s
你做的SSCG應該是for EMI reduction?
[# P- k \( f/ d- d
如果是的話, 展頻的percentage通常不會太大, 對你的main loop不會有太大影響
" z6 N4 Z+ x0 Y& W( M( q
用原來的參數即可
+ y+ Q2 \! i6 L" |0 i
有興趣可再討論, good luck!
作者:
ccy3065
時間:
2008-1-8 11:40 AM
謝謝你的回覆.還有很多問題不知道可不可以用mail向你詢問.thx!!
作者:
yehjackie
時間:
2008-1-8 02:17 PM
二兵補充說明一下:
3 z" ^: n% ^" o# L
通常展頻的 freq 也不會太快,可能是數十K(Hz),所以還是要注意原來的
9 ]+ q' Y. n$ n) S3 X( A+ A
main loop bandwidth 是不是夠小,不然會有較大的 jitter 出現喔
作者:
monkeybad
時間:
2008-1-9 06:27 PM
標題:
回復 2# 的帖子
最近也是遇到這個問題 由於IC的EMI效應過大
. |- p; e; @4 z
所以要求PLL要加入展頻的功能 把頻率打散掉
Y4 A$ m6 {. k2 D
目前知道的方法是在除頻器上面動手腳 因為是數位電路在控制所以比較好實現
1 {: z( l2 t: Q
好像是譬如頻率被放大200/40=5倍 然後就是控制乘數讓它變成
; q. ]3 q5 a' n+ {% z
201/40, 200/40, 199/40, 200/40, 201/40.........
作者:
finster
時間:
2008-1-10 10:36 AM
目前SSCG的作法有兩種方式
$ R7 b+ \" F8 z( d Y
一是直接在除頻器上動手腳,屬於用digital方式,藉由counter的計數來達到SSCG的作法
, P5 h+ c# v& A
二是在LPF上作手腳,屬於用analog方式,藉由改變Vc電壓的方式來改變VCO的輸出頻率作法
" S# g5 j3 ^* k
這兩種方式在IEEE paper上都有人有發表過,你可以找一下
S8 {1 ^, V; n {
這兩種方式各有優缺點,所以,若是碩士論文,建議你不要找這個題目,因為能夠發揮的空間很少,很難有一些小突破
歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/)
Powered by Discuz! X3.2