Chip123 科技應用創新平台

標題: layout design的疑問... [打印本頁]

作者: averyer    時間: 2009-2-11 09:54 AM
標題: layout design的疑問...
各位前輩~
( t: s2 w. q$ s# T1 N6 S: K$ l0 e. g  ^" b* S( F8 l
我目前手上有一io pad是廠商提供的,也有一份他們esd guideline, 不過我發現他們提供的io pad有一部份沒照esd guideline在畫...只有照一般layout design rule在畫...這樣esd不會有問題嗎?還是esd guideline只是參考?(不可能吧)我可以就照他提供的pad畫而不要參考esd rule嗎?
作者: qetuo852    時間: 2009-2-11 10:14 AM
我是覺得只要注意 rule 裡有關 esd 裡的幾個點就可...- {$ Y) B) P) y/ K; E/ Q
至於..如果還是不太確定的話, n+ \/ s3 P8 h5 g& X' G. |
可問問看廠商是否確定~0 A! j; D. A' Z1 z, L5 u0 R
5 W1 \; \* |8 }& C
順便多學點東西! s3 }# }/ Y9 z) a
互相學習,才有進步
作者: semico_ljj    時間: 2009-2-11 12:38 PM
esd guideline确实只是參考,可以根据需要适当变大或变小。
作者: CM168899    時間: 2009-2-11 03:27 PM
如果IO 一切layout 照esd guideline在畫
( d6 C$ `% O7 ^* q2 d: {你的產品就會比別人大1 i3 S* x: ], {
cost 就比別人高囉..................想想吧
作者: 腳踏    時間: 2009-2-12 10:24 AM
提供的是有驗證過& Y' t/ `. n$ L0 \) N
用下去 ! U+ l  v7 ^) n; U! L
rule 越小越好
作者: ecalfs    時間: 2009-5-2 03:30 PM
ESD layout 是一門學問, 變化很大很多元, 其實本來就沒有的一定的標準* u6 b; G0 k/ Q% w$ u3 Y1 w+ Y
ESD rule只是一種簡化的結果, 知道基本的rule即可,但勿被誤導窄化
作者: pkjordan    時間: 2009-5-4 04:43 PM
有些是可以偷rule的
$ b( W4 ]# w) s( B$ H' [  B) K* M可以問問看廠商唷
( {6 Y; V* Y8 u4 i順便學學他們是怎樣偷rule也不錯唷8 o( V% m' p; q$ s; b% u
共勉之
作者: Davidy    時間: 2009-5-6 06:29 PM
ESD succesful or fail base on layout, design and process, you should consider above 3 items.
作者: lin.weite    時間: 2009-5-19 05:46 PM
通常FAB所提供的esd guideline我們公司在Layout時也只是參考
+ T/ f, c% `- C: p: V, }) _7 m: T8 Z如果完全照guideline畫,那Chip Size就會很大囉!!
作者: 12345    時間: 2009-5-24 02:46 AM
原帖由 腳踏 於 2009-2-12 10:24 AM 發表 " G9 d7 Z5 t( |
提供的是有驗證過
! a" h' |: M+ F用下去 ' r$ M* Z0 ]+ Z8 [
rule 越小越好
4 z1 w; V. E, P9 I$ M
正中
* l$ ^0 M0 G; E8 t* f4 p( q/ b% ]+ o沒錯,他敢拿給你,就是驗證過,esd打不過,就叫fb場賠,不過不可能打不過,敢給你用就是OK的,用下去,真的是越小越好
作者: cindyc    時間: 2009-5-25 03:37 PM
原帖由 12345 於 2009-5-24 02:46 AM 發表 : p3 G. R, ?+ G

  b, i& [4 N. [7 e  u3 `正中; {. f1 [  o" M4 k) i
沒錯,他敢拿給你,就是驗證過,esd打不過,就叫fb場賠,不過不可能打不過,敢給你用就是OK的,用下去,真的是越小越好
' x9 F: a9 L" q7 |! B

4 v) n! U8 f4 o4 v' g- X
1 A" _/ E: ~- S/ O4 E5 @" P以上說的都沒錯
, y; u" O6 I. ?: t不過之前我待過的公司也有自己try的
( [& |5 M: k7 x1 O+ o; r當然啦 公司手上銀彈要充足囉/ \  ~; [# D: R
其實這就是經驗值啦
作者: wangli1013    時間: 2009-5-27 12:33 AM
这里都是台湾的同胞?繁体字看不懂。。。郁闷
作者: ceochu    時間: 2009-7-11 05:46 PM
繁体字看不懂的話( ?0 w/ w' [; z/ \0 M
可以使用Firefox的同文堂套件!
% ~( U$ x' D3 r$ A3 S很方便的唷^^
作者: lnxmj    時間: 2009-7-27 02:31 PM
標題: 厂家的esd rule都很保守
厂家的esd rule都很保守,一般情况下不可能完全按照esd rule做。这就需要自己和公司仔细分析和实验了。
作者: lethalkiss1    時間: 2009-7-28 08:09 PM
fab 给的都是保守值啦,  许多rule 还是要靠经验去积累和判断的~~~
作者: cas    時間: 2009-9-2 09:58 PM
esd rule is reference for designer without esd simulation and test. in pratical design, tapeout-proofed esd io is ok




歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/) Powered by Discuz! X3.2