Chip123 科技應用創新平台

標題: 請問 ESD為何需要量I-V curve [打印本頁]

作者: hyseresis    時間: 2009-6-22 08:30 AM
標題: 請問 ESD為何需要量I-V curve
請問 ESD為何需要量I-V curve??
1 ?+ y! X, ^! m/ u4 Y: v請問各位先進,ESD為何需要量I-V curve??,它得原理
$ ~! n! L0 L; f9 P0 x  h以及量出來的圖形應該是長怎樣??. B* i. O, J1 X9 U
怎樣算是正常?,怎樣算是不正常?
! N: g1 l& S8 i量測方面應該要如何量測?
1 I2 R( z' F5 E感謝各位回答,有解答到一定表示感謝?: `7 w% q" M- Q3 s* S7 \  x
謝謝
作者: yatiman    時間: 2009-6-22 05:07 PM
標題: 以前同事有量測過
量測ESD的I-V主要是要看在高壓下何時元件會崩潰,或是掛掉1 S2 {- l4 b/ b' F4 q; \: v
量出來的曲線要看你的元件是設計成如何?通常在掛掉之前電流
& v9 [6 T7 e, S' S% T會突然變大,然後瞬間降低; s8 d) ]) P$ }$ N. e
如果同時間有用OM看的話,幸運的話可以看到火花!
, \# E$ G1 p1 A' u希望淺見對你有幫助。
作者: hyseresis    時間: 2009-6-23 08:19 AM
感謝yatiman的回覆,
$ T4 K# J+ j6 b% M4 {不過我想知道一般曲線都長怎樣,如果ESD是一般只用nmos的電路?7 ~( w4 Z. l+ b2 N  \: M
有範例可循嗎?
0 m: C) |8 c2 Y3 X& y! J7 T謝謝
作者: semico_ljj    時間: 2009-6-23 09:46 AM
您可以看一些论文,里面都会给出I-V曲线图,一看便知!很好理解它的意义!
作者: alab307    時間: 2009-6-25 12:08 PM
量測I-V Curve只是為了當作判讀Pass/Fail的標準% n5 q" M* H0 w5 H+ B+ @. i2 N6 \

: j2 [9 b; g8 n( ][ 本帖最後由 alab307 於 2009-6-25 12:09 PM 編輯 ]
作者: dylan8    時間: 2009-7-7 12:31 AM
一般ESD會先量測試路徑未受ESD stress前的I-V curve
3 t) m& {' h* N- [! H8 p: e與受ESD stress後的I-V curve做是否SHIFT 30%來判斷是否FAIL
0 j. ^8 U, j( ]: T就MOS來說 常見到的是接面崩潰的曲線* D0 m+ W: ^' t2 q7 x% x& z0 R* r; Z
受ESD stress後 曲線會向Y軸中心飄移/ e  r# D3 ]; [) }, k* t
超過30%及判定失效
作者: hyseresis    時間: 2009-7-9 10:02 AM
請問樓上大大(dylan8):
: v; C9 [' V2 D. A$ q* [stress前 是指封裝前嗎?
4 H8 Y8 E6 |1 |8 C" l7 [接面崩潰的曲線向Y軸中心飄移,可否有圖可以參考參考??9 I. `, y4 p3 a/ M; y
謝謝
作者: HanGu    時間: 2009-7-16 09:29 PM
在做 I-V curve trace 時,會把 power 和 ground 接到地,然後在測試 pin 上施加正負電壓。
; z( s$ B- \& B4 C  _如果你的 esd protection 為對 power GGPMOS 和對 ground GGNMOS 的架構。就會看到電壓向正方向和向負方向
0 @  r' x' ^8 J% ~電流分別是兩個forward的diode特性。如果是對 ground GGNMOS 的架構,電壓正方向,電流表現出 diode reverse5 G0 z; p1 y7 c$ k
bias 的特性。通過比較 esd zapping 前後 pin 的 I-V curve 就可以判斷出pin是否在此 esd
# _* d. {" v: M2 b& j+ |9 g$ W電壓下 fail or pass.
作者: dylan8    時間: 2009-7-17 04:02 PM
封裝後的IV curve5 X' b! }8 o7 z
sorry 我不會貼圖..
( E7 Y$ s4 S" Q9 U$ {# D% ]; e3 v再簡單的說即, l( \  [6 o1 U$ f9 I
測試前後curve' f6 b+ c' X4 ]9 x; P) g. \
shift 超過30%便判定失效
作者: wesleysungisme    時間: 2009-7-18 01:34 AM
You can check JESD22-A114F. It's free. You can download it(http://www.jedec.org) and know the detail of test requirement.3 B; o4 L3 l: g8 C' A7 Z- f" m

& e) a3 A" E  k7 T% BAs for why need to measure the IV curve, it is because this method is the fastest way to detect whether your IC is damaged by ESD stress or not(compare with ATE). but you should always use ATE to check your IC after ESD stress. 6 j9 V* {6 ?- e' S

( q5 s  b$ {6 SHope this help
作者: shinyen0622    時間: 2015-4-25 07:08 PM
感謝長知識了……( P- i$ [: F' Y8 ~$ s+ [. X" e
之前有遇到打完ESD後元件老化,
3 G" W2 d, }8 Z1 o. q3 U原來是已經被stress了




歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/) Powered by Discuz! X3.2