Chip123 科技應用創新平台

標題: PLL的phase noise對於TX與RX的問題? [打印本頁]

作者: gyamwoo    時間: 2009-11-25 09:30 PM
標題: PLL的phase noise對於TX與RX的問題?
各位好,我想問一下當本地振盪器的pll,其phase noise的好壞" I: {+ f7 K3 l, F  I9 D8 y& q
對於TX端有任何的影響嗎?
' o( ]- \4 Q9 E( [' i6 N' |& @
9 b9 k9 I+ f* ?7 ?( x1 C! L因為我看書上的舉例都是RX中,干擾信號與接收的信號被mixer1 B4 z' z- i1 _$ C  A

1 t8 F. `( f# z* ^+ s混波之後,由於干擾信號太強而pll的phase noise又太差以致
- ?. B, ~2 D/ U( G" c8 w
, v- E8 x4 t3 \snr不足。! x7 I' r* g' o; b8 r; K/ ]

% p: @. g' X9 N7 Y* j8 a5 E所以開頭講的,pll的phase noise對於TX端有規格的限制嗎?
作者: finster    時間: 2009-11-26 09:26 PM
有的,只是要看產品規格屬性有無定義5 Y4 i3 v# j- K- t' @" z
其中,最主要的乃是eye diagram的定義
$ j0 H. I  f" I6 P; B像SATA, or USB就有明確定義TX的eye diagram要在多少之內
4 Z% N2 k$ s) @# q而有些TX就沒有定義,如Mini-LVDS TX,它就沒有定義其eye diagram
/ e. M4 W0 k2 f# H3 K0 \因為TX是藉由PLL來傳送data輸出,故而有些產品是藉由eye diagram來間接定義出PLL的jitter要在多少的規格之內
作者: gyamwoo    時間: 2009-11-27 12:03 AM
有的,只是要看產品規格屬性有無定義
1 V# u6 K) I- _3 k- X" e8 _. K- d其中,最主要的乃是eye diagram的定義2 D. A: I( F( F" _9 \
像SATA, or USB就有明確定義TX的 ...
* `$ w8 f+ }% Pfinster 發表於 2009-11-26 09:26 PM

' S' B7 T% m2 G# a
( S8 q# N0 y  ~" {聽版主你這麼說,我是可以藉由欲接受我方TX的RX端之規格,去推算TX端的合理範圍囉?
2 K; k+ O4 C8 j, y因為規格上沒有定義關於jitter方面的限制。
: G. B/ B4 o8 s2 }以下是對方rx的定義; {% x6 T7 W% D* w9 Y
總頻寬3MHz,子頻寬300kHz
7 g( c2 r2 m6 ~Programmer / Controller Unit 9 J! x7 S: j6 R; E# w# u& x% {9 V
Receiver noise bandwidth 200 kHz % V( [' [9 g4 F# E9 Z* x
Antenna Gain Tx/Rx     2 dBi $ b0 m4 o9 c7 I5 `) f7 e5 o
Power Into Antenna    -22 dBm 6 c7 U7 o( M, u# h7 \
Tx Power           -20 dBm EIRP
4 b$ |9 l$ u) G+ t/ ?+ E( q; N# ]Required SNR        14 dB % t! F6 K8 u: P% {/ d
Noise Floor          -101 dBm
) c9 d8 C" o+ g# `0 AAmbient noise at receiver input  20 dB above kTB
9 X  C. ^5 `' }; VReceiver noise figure         4 dB
! m( Y. A  d% n) n4 E跟傳輸上的耗損
# b9 S# W4 V% Z" V: b5 _Transmission Losses
# n8 Q1 k! p! A1 @Free space loss at 2 meters 30.5 dB
2 u) w& w9 q' F5 M$ ^2 n! i: ?Fade margin (with diversity) 10 dB
1 J. k% o" d1 C! i2 \/ NExcess loss (polarisation, etc.) 15 dB # G  H, K' i0 R# }9 M4 g" A$ A+ g# A
Building penetration loss 20 dB
作者: c2467    時間: 2010-1-24 10:15 PM
謝謝大大的分享~知識因分享而壯大!
作者: jojoboy666    時間: 2010-1-25 10:14 AM
這真是一個實用的問題ㄚ!感謝您的分享~~
作者: oric    時間: 2010-1-25 12:58 PM
版主說的有道理~
0 J4 ^! l( q9 d( h; E) I8 O5 E, t& ~TX的部份確實比較care eye-diagram的好壞 3 T8 }  ^; U( g9 I6 h
ex: rise/fall time, jitter
$ O5 u$ [& }& x$ x% }3 c知識因分享而壯大!
作者: macrohan    時間: 2010-5-31 03:00 PM
PLL noise  在TX方面主要有spectrum emission 决定。如果在FDD系统中,PLL noise 会对TX leakage to RX band 有很大的贡献。




歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/) Powered by Discuz! X3.2