Chip123 科技應用創新平台
標題:
請問大家類比元件電流鏡,差動對佈局方式
[打印本頁]
作者:
tommy01
時間:
2010-4-9 02:38 PM
標題:
請問大家類比元件電流鏡,差動對佈局方式
本帖最後由 tommy01 於 2010-4-9 03:13 PM 編輯
; p% A+ ~! ]/ y7 n6 w0 ^3 ]3 ~
v$ ?" A m8 O5 g' c, H& j
1.大概了解到有common-centroid 的方式 但此方式是電流鏡跟差動對都適用嗎??
* M/ `) {, C- m/ h
2.最近在一些資料有看到還有另依種是Inter-digitized layout 不知道這是哪種方式?
/ ]/ F" C# U. z! T: @
3.common-centroid 在書上看到是第一步驟AB→BA( 左右mirror)
f6 P6 F) ^1 U% V) }. r$ z' C
" d: `* k/ e8 ^+ H
9 p6 k, ^1 p* ` `/ B' w
9 X+ a2 m {' L" b
. ^2 u9 [- z4 P. ^- {: J; Y
7 u% Q# G* L/ _0 F+ J
第二步驟 AB BA (交叉mirror)
/ \+ R' }+ z4 Q/ }- h/ u
↙↘
1 s* j2 F9 o8 @. E
BA AB
4 x* }0 R( ^$ @! ?
6 [/ z6 F! E- k9 `# A. [' S) h" C# D
在書上還有看到另一圖 ABBA 就不知道他是怎麼來的?有人可以告訴我步驟嗎??
' @; x* u6 I- s/ d' f4 A
ABBA
5 ]: g @$ s9 n5 n* S9 e
) K$ d/ Y; Q( ?$ x8 [4 y
- z+ f5 \& p( Z. K1 |
4.若是A=8 B=8 要如何使用common-centroid??
" v& B+ M, n" |. z' \7 j: S/ H
第一步驟:ABBA 先左右mirror →ABBA
* u# u; p3 \! g: f5 Q+ H: H k, a
第二步驟:交叉mirror ABBA ABBA
- i' s, X# a/ {9 U2 m
↙↘
$ R% H3 D2 H7 q3 {8 ?
ABBA ABBA 但看到書上結果是 ABBA ABBA
) ]+ P! K. ?+ _' U$ H1 U, v4 Z2 P
BAAB BAAB 請問這是如何來的???????????
作者:
yuany
時間:
2010-4-9 04:12 PM
就是要求A B两个管子受外界形响一致~~~
4 v! b, A) P! U6 S, v% e6 c
给你发个资料..自己看看吧
作者:
yuany
時間:
2010-4-9 04:14 PM
模拟版图的布局技巧
3 k6 x+ a; e* b8 i# K/ u! \; d
: G4 N0 O0 v* X
一:总体布局
' {! O! e Q5 \9 A- Z" d. }
一般采用P型衬底,可降低LATCHUP的敏感性,但其低阻抗使靠近的器件间的相互影响加大。特别是一些时钟信号的跳变,通过寄生电容耦合到衬底,又由于外部电感的影响,在衬底上引起抖动,使得附近的器件上的信号受到干扰,这就是衬底噪声。
# T) s' Z% W/ K. ^) @: d
衬底噪声以及其他一些噪声,很难在其来源上加以屏蔽,但由于以共模形式出现,所以采用差分结构的电路可以有效得加以抵消,这就要求在版图的布局上尽量实现对称,才能更好得起到作用。
. P- D6 v- n K$ g( @" Q! h; P
首先是布局的对称,相似或相对的电路最好靠在一起,呈镜像对称分布;而寄生参数影响大的敏感电路尽量分开放置;数字块由于信号跳变比较频繁,所以和模拟电路和信号更要分开。通常重要的工作电路(如运放等)放中间,开关电容等放两边,电源和地线在最外面走。
* a" I) r, ^, }
各个功能块以单独模块的形式,根据对称性的原则分别设计。按照适当的统一高度,参照原理图的结构画,不同的晶体管间用PDIFF和NDIFF分别接地和电源加以隔离,模块外部也加以隔离。大的功能块则用“GUARD RINGS”包围起来。
作者:
yuany
時間:
2010-4-9 04:15 PM
二:晶体管、电阻、电容、三极管
% `; V7 i7 u* v$ D p
管子的放置也要讲究对称,同一功能块中的管子的方向要一致,使存在工艺缺陷的情况下,管子间的相对比例不变;大管子采用几个小管子并联的形式实现,以减小源漏的面积和栅的电阻。
$ K+ l3 B$ ?& w n' m3 r6 m9 {+ J
例如运放的版图,其输入对管一般较大,可分成几个小管并联,采用十字交叉或一字交叉的方式实现对称;而偏置部分的管子,同一偏置电压上的管子放在一起(一个水平线上),并以产生这个偏置的晶体管的尺寸为基数,以一定个数并联而成。如果运放有补偿或反馈电容,则放在电路一边。
' P$ y+ f. `, U5 j L- t
又如带隙基准源,产生带隙的器件要完全匹配,保证零温度系数的实现,其晶体管对和三极管对的布版要完全得对称,而且放在一个角落上(尤其是三极管),以免受到其他信号的影响。同一偏置电压上的晶体管也同样通过几个基数管并联的方式实现精确的比例关系。带隙产生上的电阻R1和输出基准电压上的电阻R2也要实现精确的比例关系。
作者:
yuany
時間:
2010-4-9 04:15 PM
例如R2/R1=16/3,当R1阻值较大时,可使R1=3*R0,则R2=16*R0,即前者由三个R0串联而成,后者由16个R0串联而成;当R1的阻值较小,不适合再分时,可用3个R1并联后再和5个R1串联,实现(5+1/3)*R1。由于版图上器件的对称性不仅和相对位置有关,还和环境有关,所以这些有用的电阻条的两边各加上一条同样的无用的电阻条,以平衡有用电阻两边的环境。当这两个电阻不需要各自衬底时,还可以按1/4*R2、1/3*R1、1/4*R2、1/3*R1、1/4*R2、1/3*R0、1/4*R2的顺序一字交叉布局。
% Q0 O$ z4 L* K/ z8 L& B; O2 T
开关电容、积分电容等需要成比例的电容,也切割成合适的小块,并联合成,同时注意采用一定的对称形式和考虑边缘影响。此外还要注意电容的两个极板,上极板受噪声的影响较小,所以,通常上极板接阻抗较大的一端。例如,积分电容的上极板接运放的输入端,下极板接运放的输出端。而且,电容不象晶体管及电阻,它对于线电容很敏感,所以在走线时要加以注意。
( b" x9 L) D9 j! @
三极管的布局,尤其是产生带隙的三极管对,要注意比例和对称。如Q1/Q2=8,则以Q2为一个基本单元,画一个3*3的阵列,中间一个为Q2,四周8个并联成Q1。二极管也同样,值得注意的是,二极管的两端不能都悬空。
4 D- P; c( O/ Y, p# `
要是有足够的空间的话,电容、二极管、三极管的四周也可放置一圈无用的单元,尽量使周围的环境相同。
作者:
yuany
時間:
2010-4-9 04:15 PM
三:连线
! @: O* F9 T" ~; b4 L3 ?
细的金属线有很小的电阻,连线交叉则会有很小的电容,当连线太长,或敏感信号线交叉较多时,对电路来说就不能忽略了。
4 ~" S% w) C7 @. Y" h T* A
通常,各个模块的地线和电源线分开走,直到电源和地的PAD脚时才连在一起,而同一模块的地线又分两条,一条给晶体管,一条给隔离圈;同样,基准电压和电流的连线也并行的分成几条,分别给各个模块提供基准。采取以上措施,尽量减小模块间的相互影响。
+ S, z5 }: d0 u K$ c
电路的差分信号线应成对的穿过其他信号线,抵消寄生参数的影响;此外还可以适当的添加一些地线,把敏感的信号线加以隔离。
作者:
yuany
時間:
2010-4-9 04:16 PM
上传不了资料的哦~~~~~
[; Y, x& l. j# [" |' J/ G: `+ |
郁闷ing
作者:
zhiyong.gao
時間:
2010-7-29 01:53 PM
yuany 讲的非常好!很有收获,O(∩_∩)O谢谢
作者:
李寶容@FB
時間:
2016-9-30 10:31 AM
之前看過一篇PAPER
# ]1 H" u% }3 P! I
是說沒有MATCHING的特性大概可以有效能的94%
$ m$ m5 R n3 U- L0 \' ?
1D-MATCHING(ABBA)的特性大概可以有效能的96%
& u* |7 c1 E8 [; a$ v
2D-MATCHING(common centerid AB
$ j, [2 n6 \6 T6 z: E, y
BA)有效能的98%
6 @2 K. O! ^' t, ~
但因為2D-MATCHING比較占空間,所以大部分用在較重要的電路EX:INPUT差動
2 T+ c4 l' y3 ~" _
其他的像是電流鏡阿、電組阿什麼的用1D-MATCHING就很夠了~
歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/)
Powered by Discuz! X3.2