Chip123 科技應用創新平台

標題: 9/7 3D IC技術及產品應用趨勢研討會 [打印本頁]

作者: amatom    時間: 2011-8-22 02:50 PM
標題: 9/7 3D IC技術及產品應用趨勢研討會
半導體即將進入3D IC時代,3D IC技術未來應用領域相當廣泛,包括邏輯IC、記憶體晶片、影像感測元件、功率放大器、MEMS等,橫跨邏輯和記憶體兩大領域的應用。為搶攻3D IC商機,各種跨界合作模式相繼出現,3D IC技術將如何展現強勁優勢成為半導體業下一個決戰點,各界皆在密切關注。
: J& l( F$ V- J( [4 {% ~8 _" p8 X- o# K1 g
3D IC封裝提供封裝層面的摩爾定律,也就是相對較低的投資成本,具有縮短內部連接線、縮小晶片尺寸等優勢,可以降低封裝尺寸、省電、增加頻寬等功能,採用矽穿孔(TSV)主流技術,相對於層疊封裝(PoP),可望縮小封裝尺寸35%、省電50%、增加8倍的頻寬,TSV 3D IC提供低成本、高時效的綜合優勢,吸引產業界紛紛向它靠攏,預計2012年將成為3D IC元年,隨著完整的系統解決方案出現,半導體將進入另一個新紀元。5 K# T0 W0 O; L, \
$ I. m8 l4 A1 H* q/ @: ?: E3 f
為了使市場能夠更精確的掌握3D IC技術發展趨勢,DIGITIMES特別於SEMICON TAIWAN開展首日,假台北君悅大飯店(GRAND HYATT TAIPEI)舉辦「3D IC技術及產品應用趨勢研討會」。期望邀請各位業界先進蒞臨參與,會中將邀請重量級業界貴賓分享從3D IC製造、封裝、到應用設計等完整的產業鏈關鍵技術資訊,DIGITIMES分析師也將針對3D IC的發展走向進行深度的趨勢分析與應用觀察,期待與各位先進一同在「3D IC技術及產品應用趨勢研討會」上共同切磋交流,共創開創產業的新面向。/ I" A& t3 s1 _; W8 ?
* V( O3 R& s& O. g6 ~
■ 活動時間:2011年09月07日 (三) 15:30~19:00 (15:00來賓報到)
■ 會議地點:台北君悅大飯店 3F 鵲迎廳 (台北市信義區松壽路2號)
■ 洽詢專線:+886-2-8712-8866 分機322 陳小姐
■ 傳真報名:+886-2-8712-0232
■ 活動方式:免費活動 (請攜帶名片2張)
■ 報名方式:網路、傳真報名、下載報名表我要報名

作者: amatom    時間: 2011-8-22 02:52 PM
時 間主題講 師
15:00~15:30來賓報到
15:30~15:50確認中DIGITIMES Research
- `9 F# c  s4 u) a* E% T資深分析師 柴煥欣
15:50~16:20確認中確認中
16:20~16:50Low Cost Wet Process3 k8 i4 P" D9 X/ V  f+ M
Solutions for 10:1 and Beyond
Alichimer S.A.技術長
! ]# s- j& i" WDr. Claudio Truzzi
16:50~17:20酒會交流時間
17:20~17:50確認中旺宏電子 前瞻技術實驗室負責人$ \. {4 |; x& @: Y) ~1 `' a4 p8 Y/ G
謝光宇
17:50~18:202.5 & 3DIC - If AR, cost and
  D3 B2 t* t  ]/ Y$ vdepth were not an issue
Xilinx Sr. Vice President! t2 }. [6 `# C6 H
Programmable Platforms Division
$ p& A) y' p9 E! r# LVictor Peng
18:20~18:50確認中益華電腦總經理
, F, W7 ~  Y  [! q3 K張郁禮
18:50~19:00Q&A / 結語

作者: jcase    時間: 2011-9-7 08:15 AM
Alchimer揭露矽穿孔阻障膜技術的重大進步;階梯覆蓋率達100%,提升填充速度和品質 高度均勻的阻障層亦可大幅低減成本,同時提升性能和可靠性/ e& J9 @$ l0 ~: \

9 q; L3 g3 J2 @" B(20110906 16:36:00)Alchimer S.A.的全新薄膜沉積技術改進,努力讓矽穿孔(through-silicon vias(TSVs))的生產更具成本效益,保證可以縮減填充沉積次數,為電子產品封裝產業帶來新的選項。: m" ^2 ]& B7 ~! f& d! X+ F

0 @3 I( G# V! R. e' ~1 VAlchimer今日揭露,其AquiVia矽穿孔阻障層製程能夠對複雜的矽地形提供均勻、有保證的100%階梯覆蓋率,包括高深寬比的扇形側壁表面。阻障層係矽穿孔薄膜堆疊中最底層的元素之一。Alchimer的覆蓋能力前所未有,使得不需要解決阻障層的問題,令後續的沉積時間大幅縮短,成本亦會低減。
8 Y" p0 a' a# g5 h, n& d4 J& {
) g, T/ t, g0 ?覆蓋率達100%,亦會消除後續的晶種層和填充沉積過程中可能會發生的一系列覆蓋相關的性能和可靠性問題。
* U; Y1 `7 [# C! V7 O. Y% n" a) ~+ Y6 d5 b8 q9 s( q, {
矽穿孔技術公認是3D整合製程的核心牽動因素,可允許多晶片堆疊和互連。這是將更多運算能力、記憶和其他功能集成在極小裝置(如智慧手機、平板電腦和其他便攜式電子產品)內的理想解決方案。
# I" V3 f- V9 A3 B
& B6 |( t; O3 Z. ~階梯覆蓋率係矽穿孔底部的金屬化薄膜的厚度與頂部或平面薄膜厚度的比率。
作者: jcase    時間: 2011-9-7 08:15 AM
“現有用於產生矽穿孔的蝕刻技術有很多優點,但傾向於產生扇形、階梯和其他表面特徵,對後續的薄膜沉積帶來真正挑戰”,Alchimer技術長Claudio Truzzi說。“傳統的真空沉積製程一直無法放入高品質的阻障層,尤其是較深、直徑較小、深寬比為10:1及以上的填孔—我們需要這些比率來全面實現3D整合的經濟優勢。”
' a+ e& m1 _7 Y6 i- U0 T6 @! [" z$ j, |, e8 N! G1 |1 E
“品質較差的阻障層直接導致電遷移、填充結果不理想及互連電路通路遭遇高電阻,這些因素將影響高值3D部件的性能和可靠性”,Truzzi解釋。“這種覆蓋率達100%的新產品顯示我們的阻障膜均勻分佈在填孔的周邊和底部,甚至在存在階梯形態及扇形的情況下亦不例外。因此,後續各層的下沉將有理想的基礎,而所需時間亦大幅減少,帶來額外的經濟效益。”) C  `, r) f6 r; B! _; z7 H+ S' I

9 R4 a: e6 T2 M; B+ m$ [) zAquiVia Barrier和Alchimer的整套濕式沉積產品集保形性、階梯覆蓋和純度於一體,為PVD、CVD或其他乾式製程所不能比擬,比照標準的乾式製程低減成本40%至50%。客戶可視其應用需要,選擇單一薄膜或任何薄膜與填充的組合。
$ `! N. \$ q0 {) B5 K) d( ?! n9 ]  k5 |- O% S+ t' }) p  s' d
ALCHIMER將會參加台灣國際半導體展:Alchimer將與其台灣合作夥伴奇裕參加2011年9月7日至9日舉行的國際半導體展,展位672號。請前往我們的展位瞭解詳情,獲取有關Alchimer濕式沉積技術的更多資訊。此外,Alchimer將於9月7日下午出席在台北君悅大飯店舉行的有關最佳3D矽穿孔結構和製程的DigiTimes研討會。
9 d3 T" g  f2 A2 b7 p# X: m* J  V" M& {. r- e' F: D( c
關於Alchimer S.A.
) U, g3 H2 V/ d  ^0 {; t; P/ X4 ]Alchimer從事創新的化學配方、製程和智慧財產權的開發和行銷,其產品主要應用於各種微電子和MEMS的奈米薄膜沉積,其中包括晶圓級互連和三維TSV(矽穿孔)。該公司的突破性技術Electrografting(eG™)是一個電化學的製程,能夠在導體和半導體產生各種類型的超薄鍍層。Alchimer的潛力最初由法國創新署(OSEO)策略產業創新計畫所確認,該計畫支援具有商業化價值的最先進技術。Alchimer成立於2001年,是法國原子能總署(Commissariat a l'Energie Atomique,CEA)的分割資產。總部位於法國馬錫,並於當年獲得法國研發及產業局(French Minister of Research and Industry)頒發的「高科技新創公司國家首獎」(First National Award for the Creation of High Tech Companies)。公司現為歐洲前100大具前瞻性公司(Red Herring Top 100 European Company)之一。請瀏覽Alchimer網站:alchimer.com




歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/) Powered by Discuz! X3.2