Chip123 科技應用創新平台
標題:
ARM Cortex-M0/M3 Logical Validation Implementation
[打印本頁]
作者:
sinoicboy
時間:
2012-9-15 01:11 PM
標題:
ARM Cortex-M0/M3 Logical Validation Implementation
├─doc
7 f8 {+ u+ q1 E) z1 \5 n
│ ├─Cortex-M0_TechnicalReferenceManual_Frame
\1 W- {3 Z$ I$ ]9 [- e
│ │ └─graphics
4 B# @. c, P9 Y3 ]5 t2 @( Y( ^
│ ├─Cortex-M0_UserGuideReferenceMaterial_Frame
( T8 O& N' E+ ~3 P' {
│ │ └─graphics
" k5 A: y' g, |4 c
│ └─Cortex-M0_UserGuideReferenceMaterial_XML
: f4 Z6 m1 ]0 }0 u- q0 c
│ └─graphics
U) N1 l% H' z! M
├─implementation
; p2 Q0 }2 B/ T
│ └─vectors
& t, L; A1 x4 h! o+ i- h
│ ├─CORTEXM0IMP
; ]% D# v8 M2 X$ j G
│ │ ├─crf
4 Y! D. @' _, b: v! X2 |
│ │ ├─srpg
4 G8 _: k% I' N
│ │ └─tbench
( v0 d J& C" ~: a6 f# F
│ │ └─logs
5 e2 } `) l4 X1 D% ^/ t6 s6 F) M
│ ├─CORTEXM0INTEGRATIONIMP
- E4 \4 ~- N* F: s
│ │ ├─crf
9 N. l4 t N! u- Q
│ │ ├─srpg
. x8 Q2 y f" R3 d/ |: ?! M
│ │ └─tbench
$ o" @9 g" f% k* K9 I6 s- x
│ │ └─logs
2 q+ A" t2 t p, |' E) h" Y
│ └─tools
, l: V5 L9 a. I- [* F
│ └─VerilogCrf
% E% F: A4 h8 i* q3 U
├─integration_kit
# u: K6 ^1 l2 B% J! x6 Y9 A4 s. l
│ ├─logical
- Z- B# ?+ u- i6 n" ~) A
│ │ ├─cm0ikmcu
% Z' x/ Y" i2 S# H; g
│ │ │ └─verilog
0 u- P w' R$ l; U
│ │ └─tbench
: X# u& d2 C) [; Q- W0 q' P9 F" s
│ │ └─verilog
9 Q/ u. o- ~( n& B9 j+ t. T
│ └─validation
) G# T# @. T n# t
│ ├─glogs
6 Z, r5 Z% H: v8 p8 _# d. F \
│ ├─logs
, Q* _( D- k+ o% T, r* |
│ ├─mdk
, n6 B7 v0 b( \4 A* t1 k/ c4 F
│ ├─srpg
, Z9 v: k( ~- }# @8 O
│ ├─tests
- s, A, T2 V9 f
│ │ └─CMSIS
' N/ t/ F1 r2 C: C; M
│ │ └─Core
8 V8 n; Y8 K+ O: Z: h- s# p
│ │ ├─CM0
) H1 t o, x6 \7 d
│ │ └─Documentation
& |- e3 G( [. e
│ └─vectors
% i1 b! ?; w. U' F0 u8 e- V
├─ipxact
4 P( w" {5 o3 T' E
│ ├─busdefs
! t5 ] i/ x& y% t% T# D+ Y$ p5 ?, n
│ │ ├─amba.com
" G: R! ~2 j/ t8 B# Y+ Z8 E1 Q
│ │ │ └─AMBA3
, ]/ x! d6 U! ^9 s
│ │ └─arm.com
! M. e, Q, w$ `# }
│ │ ├─CoreSight
_4 ^$ W4 H) P2 [6 i* {
│ │ ├─Cortex-M0
9 L# ?/ E2 o+ h7 n
│ │ └─CortexMCores
* R9 ?3 m; g0 J3 V8 y& R% Y* I
│ ├─channels
) M9 u9 e+ x6 O9 J2 ~# i
│ │ └─arm.com
1 \* J M2 |. v+ N* [5 S {$ k( m) O
│ │ └─Cortex-M0
4 w1 W. F$ s' X& u- s1 G
│ │ └─rtl
) _& d: p( X# y5 B) p( d! j! m4 \8 J* I
│ └─components
3 W3 W D+ b. Y6 T
│ └─arm.com
& r2 W5 ]5 Z- o& C3 Y) ~
│ └─Cortex-M0
' F% z, p5 b/ f% w. H
└─logical
# Q/ J8 w' P+ ]$ Z% L
├─cortexm0
( @5 J- q: E2 ^3 y
│ └─verilog
0 L0 a6 z# R9 b5 z: F/ G' Y
├─cortexm0_dap
7 W: t8 a9 B! r. h, k
│ └─verilog
" f9 t2 ?# l4 ^9 d8 Q% x3 Y
├─cortexm0_integration
, ?& ?' n- U$ M( f
│ └─verilog
* Z$ T6 {0 l& b4 h5 l. }* }
├─models
! M3 y$ ]5 O( a6 X0 |1 Y: R
│ ├─cells
+ a, _: V! a# U8 D% p$ l8 T- U$ k
│ ├─cpf
; x" m0 I: H' U! W5 l F4 S
│ ├─upf
5 Y6 n; R1 L" Q( j) E
│ └─wrappers
' M% n( R/ E; d% w# f& v5 Q+ H
└─ualdis
) i3 H* f+ I3 _% r- |% L L% B
└─verilog
作者:
sinoicboy
時間:
2012-9-15 01:13 PM
├─AT420-DA-03001-r2p0-00rel0
* Q( i/ b0 Z* v
│ └─docs
. l1 Q& w0 j9 N" E. h
│ DDI0337G_cortex_m3_r2p0_trm.pdf
, M4 p% v. w$ t: W8 r- ]. e
│
. q0 }! M3 t$ T \4 E4 d
├─AT420-DC-02008-r2p0-00rel0
$ J$ B8 t7 v+ k# j" w
│ └─docs
8 ]0 i1 d/ v% e- |8 O F" I
│ DII0194A_cortex_m3_r2p0_csg.pdf
0 m5 M8 e& N/ j1 P U; p! u3 |
│
* m1 A1 x# ]. j5 ^* |" O9 N* S
├─AT420-DC-13001-r2p0-00rel0
8 R9 O! J& _. ]! F( j/ N
│ └─docs
2 N' |$ \& A- S b- |
! h& j" X9 N0 _3 @
│ │ │ CM3CodeMux.v
" F8 y& z% s I( Z+ E6 o( y
│ │ │ CM3flashmux.v
1 h$ f+ Y. r9 t& D3 u
│ │ │ CM3ROMTable.v
2 z P/ R$ G- \1 m2 s
│ │ │ CortexM3Integration.v
# b( \% |5 D, F8 ?' b; R% L% ~
│ │ │
. D, P" u2 J+ z$ P2 C0 z
│ │ ├─dapswjdp
" |' O! G( o( `6 k% ?) C
│ │ │ │ README_DAPSWJDP
( J" O; A1 x/ p
│ │ │ │
/ t, m6 b" p1 i0 `/ G% B
│ │ │ └─verilog
: Q9 r% L) ?" \- T
│ │ │ DAPDpApbDefs.v
# l% t& U2 N/ L1 J
│ │ │ DAPDpApbIfClamp.v
: Q% U% B5 \4 J {
│ │ │ DAPDpApbSync.v
9 ~/ b$ {& G$ D9 @
│ │ │ DAPDpClamp0.v
& R, f ^, Y6 r5 }4 B* U
│ │ │ DAPDpEnSync.v
& m6 O4 ] s" j3 K! R& H. ^
│ │ │ DAPDpIMux.v
i/ U. a# j6 D8 l
│ │ │ DAPDpSync.v
m+ C; k8 L3 {4 C/ H4 N1 S5 S+ U
│ │ │ DAPJtagDpDefs.v
$ y2 Q: a. w# ?9 ]" k+ L0 ]
│ │ │ DAPJtagDpProtocol.v
0 M' T* z1 B/ c0 q) i+ n
│ │ │ DAPSwDpApbIf.v
! O6 z, g5 }, h% c# n
│ │ │ DAPSwDpDefs.v
0 M) X" ?. ~& k+ h l0 T2 ]
│ │ │ DAPSwDpProtocol.v
7 D" G; w& q/ H! n8 G% F6 w
│ │ │ DAPSwDpSync.v
4 v: L- h* ]$ k( f
│ │ │ DAPSWJDP.v
$ C. g& h/ X, c
│ │ │ DAPSwjDpDefs.v
( S3 |0 U- g# k1 c$ t
│ │ │ DAPSwjWatcher.v
2 y7 W( i7 J$ r8 Z/ W' A
│ │ │
+ Z1 F* e+ P' g: A8 a
│ │ ├─models
8 ~& _4 Y# F% d5 ~; S$ n3 X
│ │ │ └─cells
7 z5 J. n3 @% v& R
│ │ │ CM3ClkGate.v
( _& g" x% R" j6 L8 J3 ?7 s
│ │ │ CM3EtmClkGate.v
1 L5 Z% W1 {4 @+ Q. b3 h: f
│ │ │ CM3Sync.v
5 U3 V' K6 f7 \0 Q
│ │ │
$ g. C- t/ P# b9 k
│ │ └─tbench
/ F% ]: m, r, l" H8 k# T3 ~
│ │ └─verilog
/ o9 n' }' ?8 u# Q
│ │ AhbToApb.v
4 a- n' Q7 y# ~. ]
│ │ AtbLogger.v
4 [- k8 A9 F$ a6 y
│ │ BusMatrix.v
7 {+ K+ l' X# U* O" V" ~
│ │ ClkReset.v
0 u/ {6 p: S- p3 A
│ │ CM3BusComparator.v
! H# d5 o" {1 }0 e
│ │ CM3BusGasket.v
q. f% U6 d4 ~1 R
│ │ CM3TestExAcMnAhb.v
& g% d+ N. Y! J- {. B1 Q
│ │ CM3ValAHBSplit.v
. [& @* c/ c3 S5 w
│ │ CM3ValApbTrickBox.v
. b3 O9 b- g& S" a K% [
│ │ CM3ValBusCompareCtrlReg.v
: r2 F6 q. U5 l+ j: Y, y
│ │ CM3ValControl.v
' N/ n- {9 }( _; ?
│ │ CM3ValDebugCore.v
* i- A+ o: q3 n. m7 T8 b
│ │ CM3ValDualPortRAM.v
4 u, N" K4 W: d% X7 N% v ~2 u5 _+ q' D$ p
│ │ CM3ValDualPortWrapper.v
& S5 A0 R4 F: E+ O
│ │ CM3ValETMTrickBox.v
5 m" h( i: v7 `- c
│ │ CM3ValHTMTrickBox.v
, c! v- B9 u" x
│ │ CM3ValIRQGenerator1.v
3 Z7 @& l5 h1 F1 v) T8 z% q9 S {- S
│ │ CM3ValIRQGenerator2.v
- w* S; L6 r% x. q4 z
│ │ CM3ValJtagTrickBox.v
9 y/ }- T$ U% L0 h0 V8 p+ J6 ^% |! i) x
│ │ CM3ValMemory.v
9 z5 K- N. C1 u- k7 ]
│ │ CM3ValPMU.v
: I4 j( {+ g( a8 }8 h6 `; |2 o) X
│ │ CM3ValRAM.v
5 S4 S1 k' `% t+ e( r4 L2 O9 u; U
│ │ CM3ValRAMWrapper.v
& P0 Z* R$ G- m$ z0 ]
│ │ CM3ValScratchPad.v
0 ]% M( \/ Q1 M8 t! U5 G5 k
│ │ CM3ValSWCapture.v
Z/ t* |; \6 P. S( Q8 ]2 s# X
│ │ CM3ValTBDefs.v
6 I, z% @1 y1 W% U$ k* R
│ │ CM3ValTraceOutput.v
& b) f! ]$ | H4 S% V, X# v; a3 [
│ │ CM3ValTraceSync.v
" c P, `8 ], r ^4 d
% u( O5 P. E- s: f! e1 ?
│ │ │ exclude_list.sc_waitstate
3 g& F9 A: ~1 m# r, }
, Q; s1 l. K& S3 H! K3 i3 z K
│ └─fe_tsmc090g_sc-adv_v10_2007q4v2
) x2 g, |% n& e2 M% Y
│ │ scadv_tsmc_cln90g_rvt_ff_1p1v_m40c.cdB
( b9 m) i1 Z4 I D. ~0 R
│ │ scadv_tsmc_cln90g_rvt_ss_0p9v_125c.cdB
# {6 u: C1 `; n* s' G0 i! a$ a* z
│ │ scadv_tsmc_cln90g_rvt_tt_1p0v_25c.cdB
l o" N: Q1 b. g
│ │
( j2 f& e* G8 @2 c2 h. ~: c$ E
│ └─scadv_tsmc_cln90g_rvt_tt_1p0v_25c_dv.cl
9 t; Y- T" i& t$ p4 P
│ cells_1.geo
2 ~1 ~0 a0 z: X& b% F/ `
│ cells_1.pwr
$ D; V! h+ G; O
│ index.cli
6 ^1 G! }' o) D3 F3 r7 @
│ README.TXT
; ? c1 r; u8 s# f
│ rulesets
' T3 O& l$ d4 B& {2 f8 o) m
│ VERSION.TXT
- w( E2 v( z2 [$ m) u/ ^( N
│ vias_1.geo
3 Q+ q" |! c0 K% h
│
3 }5 j4 w; v: D9 B) h5 p$ M/ h
└─tsmc
, z8 D8 K7 j$ Z U
└─t-n90-lo-sp-002-f1_1_6a_20060914
2 G; o" m3 k5 i& l
└─6X2Z
3 M6 i5 v' }) i& h6 v; p
corner.defs
作者:
mdtjason
時間:
2014-11-11 02:45 PM
回復
1#
sinoicboy
L( ]+ _, g2 W3 k0 \. P, T& n6 d
" [) _- D! N9 Q) r
M; I) |9 q# A. g; {) d3 W
thanks~~~~~~~~~~~~~~~~~~~~~~~~~~``
歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/)
Powered by Discuz! X3.2