Chip123 科技應用創新平台
標題:
如何降低RC-Oscillator的jitter
[打印本頁]
作者:
klim
時間:
2013-5-8 12:42 AM
標題:
如何降低RC-Oscillator的jitter
各位大大您好,
@9 G* O) |& J! P
我設計了一個48MHz RC-Oscillator, 用在full-speed USB,
6 m0 Y% s# g$ D8 {' J
IC有含MCU, LDO, SIE,...電路, IC回來後經測試,
) z. i* T9 e$ [. O2 E# \
發現jitter稍大, 有點超出USB-IF規範,
% V/ p2 H+ L! _' a
量測了LDO給予RC-Oscillator的電源ripple, 大約為200mV,
0 B$ V! X- q2 w5 n) v) e
我不知是電源ripple的影響較大, 還是設計上的較大?
& V& q3 t3 T V4 p& j+ r
R是用current-source, C為一般NMOS所做成的電容...
作者:
nekocat8888
時間:
2013-5-16 09:06 AM
剛好我也有做...不知道是不是同公司的
3 J8 h R9 i/ f6 \( }0 K( \/ b2 m
( x& u' f( a4 S& w d% s# E
應該是電源再除理一下就可以..
作者:
engineer
時間:
2015-4-9 05:53 AM
可以考慮在power的走線下埋些bypass電容。
作者:
w791212w
時間:
2015-4-20 02:43 PM
訊號走線避開或少重疊一些訊號源應該可以改善不少.
! V/ J5 P$ @8 U7 l L7 p
再來就是本生current-source的穩定度
歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/)
Powered by Discuz! X3.2