Chip123 科技應用創新平台

標題: Silicon Labs為雲端運算推出高效能振盪器 [打印本頁]

作者: insightpr    時間: 2013-5-30 10:30 AM
標題: Silicon Labs為雲端運算推出高效能振盪器
高效能類比與混合訊號IC領導廠商Silicon Labs(芯科實驗室有限公司, NASDAQ: SLAB)今日推出新型晶體振盪器(XO)系列產品,可為10G、40G和100G雲端運算和網路設備應用提供超低抖動參考時序。新型Si535和Si536 XO採用Silicon Labs備受肯定的DSPLL®技術,提供無與倫比的效能、穩定性和彈性,非常適用於10/40G資料中心核心/存取交換機、儲存區域網路設備、安全路由器、企業交換機/路由器,以及電信級乙太網路交換機和路由器等應用。
) {" B$ \( [: Q9 C4 j) `7 ~9 X3 l7 o
為了滿足基於雲端運算服務的迅速成長需求,資料中心設備正轉移到更高速率序列資料傳輸,通常為10G或更快;另一個顯著趨勢則是把交換、儲存和運算資源合併成少數元件,以將能源效率達到最高。以上趨勢使具備高速SerDes技術的處理器、乙太網路交換機IC和FPGA要求更低的抖動時序參考,而Silicon Labs Si535/536振盪器提供超低抖動和±20ppm穩定性,完全滿足最先進雲端運算和網路設備的需求。
1 u) H7 }5 ^! f) A! t  I, U+ }. ?" B# A; A2 R2 R
Si535/536 XO為常見的乙太網路和光纖通道參考頻率提供極佳的抖動效能,在10kHz-1MHz時,抖動有效值小於200fs。Si535/536振盪器工作於2.5V和3.3V電壓下,支援LVDS和LVPECL輸出格式,並提供±20ppm和±31.5ppm總體穩定性,能簡單的連結各種處理器、交換機、PHY和FPGA。與Silicon Labs Si533xx差動時脈緩衝器配合使用時,Si535/536 XO可為需要多個高效能參考時脈的SoC提供低抖動時脈生成和分配。# v% j3 }0 c. o0 |6 M3 b! U

4 h0 A$ n1 j* z$ [. e6 {Si535/536振盪器採用Silicon Labs DSPLL專利技術,在高速差動頻率下可提供低抖動時脈。傳統XO在每一個輸出頻率上都需要不同的晶體,而Si535/536 XO採用相同固定頻率晶體,提供絕佳的穩定性和可靠性,並利用DSPLL IC生成任意輸出頻率。此外,DSPLL時脈合成器提供極佳的電源雜訊抑制能力,在資料中心和網路系統的雜訊環境下更容易生成低抖動時脈。
% ^5 k9 M3 }9 M  I3 @' r8 s
) Q0 g1 W/ m7 _! n! \7 |基於DSPLL技術的振盪器可提供任何輸出頻率,與其他廠牌的低抖動XO不同的是,其無需切割和調諧特定的三階諧波(OT)晶體或表面聲波(SAW)元件。Silicon Labs基於混合訊號IC技術可簡化工廠編程,解決客製化振盪器交貨期的冗長問題。Si535/536 XO樣品可於兩周內交貨,為高效能頻率控制產業提供最短交貨時間。$ v- j9 b4 q9 r
7 g+ V4 P: X+ m
Silicon Labs副總裁暨時序產品總經理Mike Petrowski表示:「雲端運算交換機、路由器和儲存設備正轉移到更高速率的序列資料連結,因此對高效能時序的需求不斷提高。透過優異效能、簡單的元件客製化和高效的生產流程,我們為標準化和客製化的任意頻率XO提供最短、最可靠的交貨週期,並為客戶縮短產品設計流程,解決令人頭疼的供應鏈問題。」




歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/) Powered by Discuz! X3.2