Chip123 科技應用創新平台

標題: Intel 使用 Redundancy with <2 radix 做的 class-B current DAC [打印本頁]

作者: ma530214    時間: 2022-1-17 11:19 AM
標題: Intel 使用 Redundancy with <2 radix 做的 class-B current DAC
Dear all,
+ r9 Y2 t3 X& o' m小弟日前看到一篇 Intel 所作的current DAC  l& ]! G% U- o2 Q# a
+ E5 P3 E& Y4 N3 E
有許多地方看的不是很懂,上來尋求各位大神
0 G8 s( J: l: x( J' {+ Q4 V8 @) N/ ^  s! P
問題如下,) I/ E% X+ [+ @7 @* n0 ^0 S: F
9 t: X/ M' d( |6 O0 R
1. class-B current DAC 中的class-B是指正負半波分別使用 P/N current DAC 所驅動嗎?(類似一般class-B放大器的意思)還是另有class-B current DAC 的架構意思?
' E+ S, D/ o. P/ Y4 `3 w
) U4 f. V6 t8 L5 V1 o/ W+ E2. 據我所知,一般使用 Redundancy with <2 radix 的技術是放在SAR ADC 使用,目的是為了校正SARADC 內部 DAC 靜態錯誤,與一些容忍範圍的轉換錯誤. 但如何使用再純 current DAC ?0 m! \, E+ M* O8 t$ c
7 Y' G' y* B* J( b' {0 a# d1 T
3.如附件上,paper上 Intel 有畫出DAC 的 Simplified schematic, 其中他所是用的 current cell 的大小為 4 , 7 , 13 ....... 1479 2947 的排列組合.  研究了一個禮拜還是不懂 如何使用 Redundancy with <2 radix 這些 組合,上來求助大神  e! |* ]+ \2 I: n, @

# \8 \( g7 Y1 G7 h! v4.如附件上, 一開始他使用 12 bit 的資料輸出 經過 DECODER 分為 兩入 11 bit 資料 到這我還能理解, 精彩的地方來了!!!經過 buff 之後送到 current DAC cell 時 又變成了12 bit , 注意一看 DP0~DP11 ...... ) z( Q# _; W+ _( p/ w' |  s

% Y1 t$ n* f; Q* e  c1 F小弟我才疏學淺,麻煩各位大神多多指點 6 i) i# D4 P, p7 v! y  A- @

5 i/ X. [) T2 V$ l+ @$ f8 z0 e感謝 感謝
2 l# i. u  _5 u4 b$ \! \  J" |3 L
/ T- C% f$ ?  v  qAllen.. o$ Z' z, m& T! f' u5 k8 N8 q

# Q' ]* X1 }, l; B8 f2 x
  W% R9 b5 F* ]1 x
( m# ^, `) T2 _3 }+ h# A
. T/ d/ f  `) p  w2 c! Y# r




歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/) Powered by Discuz! X3.2