Chip123 科技應用創新平台

標題: 打斜角好還是不打好? [打印本頁]

作者: sw5722    時間: 2008-2-20 05:20 PM
標題: 打斜角好還是不打好?
在佈局時,常常會遇到"L"型的跑線,在剛接觸layout時,我主管告訴我,遇到這種情形,3 B/ h: E& e& C9 T2 i
在轉彎時,最好是打斜角,因為若是轉角為90度直角,製程做出來的樣子,轉角處是一個
% P% z6 G0 b, f! V1 g; z銳角,會有尖端放電的情形,這樣不太好.
! H5 V1 C. D  K做了幾年後,也看了很多人畫的圖,我發現很多人都是直接用直角的,於是我問我朋友,他4 r/ y2 H9 E; U1 Q! S, _. E  Y. f
說打斜角不見得好,因為實際做出來,斜角部分是呈現鋸齒狀,我想這應該是grid的原因. w6 S7 c1 c# [3 ]2 X6 Y- i
吧.
, x$ |# [, |! B+ W5 _2種說法都有道理,請問常來chip123大大,那種比較正確; A$ d/ S/ B6 y* \0 V0 l8 s- |
ps 因為最近發現這裡的新標題越來越少,所以po個問題大家討論一下
作者: redteaboy    時間: 2008-2-21 12:03 PM
其實有比較好  因為這樣電流比較順   但是在趕計劃不建議用  因為很慢   套一句投名狀的話    layout畫的慢就是就是畜生
作者: minxia.lee    時間: 2008-2-22 01:18 PM
大电流情况下最好打斜角(135度角),小电流情况下鄙人觉得没有必要
作者: karenchen    時間: 2008-2-23 09:45 PM
基本上一班比較沒有人在打斜角除非是靠近大電流的地方不然一班人好像都是打直角而已或是DESIGNER有特別說要打不然小小的尖端 放一下電視部會怎樣喔因為蝕刻也是會有小小的彎度而且打了斜角DRC滿南清的
作者: sw5722    時間: 2008-2-25 11:29 AM
我自己是覺得,在很多平行"L"跑線,像匯流排那樣的跑線,應該打斜角
# ~: ~# S( v/ _  }" |; y: u比較好,因為總覺得那些銳角,會因為距離的靠近,去干擾旁邊訊號線,
) T6 j' G3 X: k  |& h但是不知道影響多少以及正不正確
作者: semico_ljj    時間: 2008-10-23 05:34 PM
“在很多平行"L"跑線,像匯流排那樣的跑線,應該打斜角
9 z; q* K: }+ r8 X) S, g! v比較好”,赞同!
作者: wiwi111    時間: 2008-10-23 06:17 PM
斜角可防止直角時電子一直撞直角地方,產生熱
" S' f, e  e' l9 w5 x* N久而久之造成 metal 材質產生電性上的fail.
作者: ritafung    時間: 2008-10-24 11:54 AM
如果晝i/o 或 esd 的 layout,就一定需要打斜角
* p7 b" ]0 o' `, e我個人覺得大電流的線路是需要打斜角
作者: cindyc    時間: 2008-10-24 05:46 PM
我也都在IO/ESD做斜角0 `& T; Y: N( H
其他部分有空才做
作者: 小包    時間: 2008-10-26 04:02 PM
一般的訊號跑線不太需要切斜角,因為電流不大,切不切沒差。但是power line,esd等等有大電流的就需要。7 w2 @2 `! }, O' `8 j- N0 g
7 h1 ?# r& t4 s3 G: @' W
[ 本帖最後由 小包 於 2008-10-26 04:04 PM 編輯 ]
作者: jauylmz    時間: 2008-10-29 10:19 AM
作一下 "相對性" 的比較,答案不是絕對的啦0 U0 l3 y: r$ b4 W2 g; V! t2 c

  L  H; U6 }' K+ K高頻   => 斜角      低頻   => 不一定要(可以不用)
' [% {; h; t# w& {大電流 => 斜角      小電流 => 不一定要(可以不用)
9 S4 s& z' D/ S# k0 L高壓   => 斜角      低壓   => 不一定要(可以不用)
' G! L& l5 _3 H5 M* _  F
9 q  @8 p2 F9 D. c3 ^* l; IDFM Rule =>  不要用斜角比較好(因為OPC會比較麻煩),但沒有說不能用。
. T( V8 S$ |& _! |3 o+ ]
) g  D9 D' F9 a8 [+ {不喜歡用斜角多數時間是和 DRC 有一些關聯的,
! w3 t' V! r4 |3 G1 T% q# m* |1.Off-Grid
9 P/ I; m/ ~( y( ]2.在 VDSM 的 Rule 中斜角的線寬要比較大,畫圖時會比較麻煩2 ~. e' U6 L" h( K9 l/ S
3.run DRC 時間會比較久(圖大的時候會比較明顯)
作者: YoungMason    時間: 2008-11-4 10:12 AM
基本上8 k6 G5 P" D% k& Z/ ~1 w
Layout的走線最好不要有直角(甚至銳角),因為在轉彎處,會造成能量的累積,
* a5 k/ x! T' e$ |' r5 r就會有寄生電容
, q+ ^$ [2 V2 s/ J  x: J, ]6 l) O, i, Z' N4 G" p, ~
這在高頻RF電路尤其重要,但是並不表示在數位電路中就可以走直角,1 r1 j* ^1 Z, [
只是數位信號對於寄生電容的容忍度較高而已
0 H4 X& i5 ~0 M, V8 z2 n9 x) b9 c' H8 t
有錯誤請指正,謝謝
作者: semico_ljj    時間: 2008-11-4 09:30 PM
低频没时间的话确实可以忽略,但是心里还是有一个底,版图还是能优化的就设计好一些,性能上毕竟有保障!
作者: zh1898    時間: 2008-11-12 02:28 PM
原帖由 jauylmz 於 2008-10-29 10:19 AM 發表 7 }3 k2 T$ n8 p+ C4 H8 ~
作一下 "相對性" 的比較,答案不是絕對的啦
7 C1 m2 Q: {7 e) \; B# `, n3 t4 X$ n
高頻   => 斜角      低頻   => 不一定要(可以不用)
3 e, l+ p4 S$ {! P9 m% i大電流 => 斜角      小電流 => 不一定要(可以不用)
$ O! p+ V* W4 p9 U/ S; Z7 q: s高壓   => 斜角      低壓   => 不一定要(可以不用)
; ^; T' l3 D& V9 S  r% p2 M& U9 _# G3 S5 @0 \
DFM  ...

8 R# }1 T2 B1 U6 w$ [0 A1 H" }% y' R3 H
非常贊同jauylmz大大的觀點,我們在RF/High speed layout時,高頻信號都忌諱走直角的
作者: vincentjox    時間: 2008-11-18 10:57 AM
我自己本身是看線路
- Z6 @& k) r3 S$ e1 `* f/ ?有特別要求的就會打斜角4 M5 @) {& @; i, K# q1 S. h8 i# p
9 E2 k0 q) c/ q: Y: S# I
當然線寬太寬建議是一定要打
$ a8 ~# D6 k- K5 a" ~7 K8 U# i排線也一定要
  [3 g4 A# g/ j0 y大電流跟高壓區  最好是打% _% E0 S; [1 {
其他就是經驗談了
  u6 Z- k: c. j/ e+ p
- R+ _6 L$ {1 a9 t7 y低頻線路一般是沒太大影響
" }* N+ [/ k2 U" d+ s# o6 Z% t7 c高頻線路要考慮的就比較多了
作者: caesarxl    時間: 2008-12-11 06:38 PM
好问题,学习了。。。。。。。
# m/ H6 K8 ^/ r$ ],。。。。。。。。。。。。。。。。。。。。。




歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/) Powered by Discuz! X3.2