0 ~. D- a- K! ]$ F. j關於Altera光纖發展的詳細資訊,包括這一個主題的白皮書,請瀏覽www.altera.com/optical。作者: amatom 時間: 2011-8-26 08:23 AM
Altera發售世界上第一款支援28-Gbps的FPGA,適用於下一代100G以上系統 9 b3 V" m6 m, s8 f1 Y業界性能最好的FPGA,具有28-Gbps收發器,支援在高階應用中實現更高的傳輸量,提高了性能,降低了功率消耗 " Z/ ^# L# y2 x[attach]13646[/attach] 2 W9 f& i0 L4 v8 Z2 v t 9 k4 `4 u" @* q! L( g2011年8月25日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈開始發售世界上第一款具有28-Gbps收發器的FPGA。Stratix® V GT元件是業界目前為止頻寬最大、性能最好的FPGA。這一項業界領先的創新Stratix V GT FPGA技術是為尖端通訊系統設計人員所量身定做,幫助他們儘快實現市場解決方案,以滿足越來越高的網路頻寬要求。 8 X+ L" Y3 S0 j. C# t( Z u& A- t 9 R% N" v& y2 |4 u) D" k3 J) k4 @Stratix V GT FPGA支援網際網路與網際網路通訊協定(IP)服務,和應用中迅速增長的網路資料量需求。JDSU等創新公司採用了Altera解決方案,在其下一代測試和測量解決方案中率先使用這一種最先進的技術。作者: amatom 時間: 2011-8-26 08:23 AM
JDSU通訊測試和測量業務部副總裁兼總經理Lars Friedrich評論表示:「JDSU的客戶要求我們的解決方案採用尖端技術,而與Altera合作保證我們能夠順利交付最先進的儀器,幫助用戶實施高性能寬頻通訊應用。做為唯一具有28-Gbps收發器的FPGA,Stratix V GT FPGA讓我們能夠在系統中實現最複雜的功能,支援最佳性能和資料傳輸量。」 * j' Y& a. Y0 i% {5 _0 u2 `7 g2 \7 w9 Z1 Z$ t; ?; [
採用業界性能最好的28-nm製程技術(28HP),Stratix V GT FPGA綜合了Altera超過十年內部開發的收發器創新技術。元件透過四個28-Gbps收發器、32個全雙工12.5-Gbps收發器以及2133 Mbps的4x72位元DIMM DDR3記憶體介面,支援背板、光模組和晶片至晶片應用。Stratix V GT FPGA中的28-Gbps收發器滿足CEI-28G規範要求,每通道功率消耗只有200 mW,大幅度降低系統單位頻寬功率消耗。您可以在Altera網站上觀看展示Stratix V GT FPGA收發器性能的視訊,名稱為「先睹為快:業界第一款28-Gbps FPGA」。 $ V' e }6 g4 |6 H/ b g5 ~( Y, |
8 F% V% H4 Y n3 z% |Stratix IV GT FPGA專門針對通訊系統、高階測試設備和軍用通訊系統等最新一代40G/100G以上應用進行最佳化。元件整合度非常高,包括622K邏輯單元(LE)、512個18x18乘法器、硬式核心PCI Express®(PCIe®)、10 Gbps乙太網路(10GbE)以及Interlaken矽智財模組,支援最新的高速序列通訊協定。 Z F' p3 a% r% |0 P
# _$ c3 B0 ^4 d0 {Altera產品市場資深總監Patrick Dorsey評論表示:「訂製28-nm技術含有性能最好的製程和最先進的收發器技術,利用這些技術,我們幫助JDSU等用戶突破了頻寬限制,使他們能夠充滿信心的迅速將最尖端系統推向市場,業界目前發售的其他FPGA還不能實現Stratix V GT FPGA所提供的頻寬和功率效益,只有這一款FPGA能夠讓我們客戶的產品更靈活、可靠性更高,應用範圍更廣。」作者: ranica 時間: 2011-11-8 01:36 PM
Altera的Quartus II軟體版本11.1為Arria V與Cyclone V FPGA提供支援並增進生產力& D7 d! S# @2 [+ N# i9 V
- o5 X( K/ d3 g* H$ q
2011年11月8日,台灣——Altera公司(Nasdaq:ALTR)今天宣佈發表Quartus® II軟體版本11.1,這是一套針對CPLD、FPGA與HardCopy® ASIC所設計,在效能與生產力的表現業界第一的設計軟體。這套推出的新版軟體具有針對Altera的28-nm FPGA的擴展支援,包括對Arria® V與Cyclone® V FPGA的彙整支援,以及對Stratix® V FPGA的增強支援。Quartus II軟體版本11.1也包括了對Altera的系統層級除錯工具-系統控制台的額外支援,系統控制台提升了除錯時資訊提取的等級,並可與像是Altera的SignalTap™ II嵌入式邏輯分析儀之類的低階除錯工具串聯運作,以大幅地減少驗證時間。 $ v8 L# i9 X1 u% g, r4 K; T 6 A3 q8 E# o- [' z3 ]( KAltera的軟體、DSP與IP行銷總監Alex Grbic表示,「為Arria V與Cyclone V FPGA提供支援,可讓設計者滿足效能需求,並在28 nm製程下達到業界最低的功率消耗,同時在更寬廣的應用領域中擁有較低的系統成本。這款新版的Quartus II軟體讓客戶能夠在他們的28-nm設計中,使用最新的系統層級設計工具,來快速地進行設計、驗證與除錯。」作者: ranica 時間: 2011-11-8 01:36 PM
Quartus II軟體版本11.1具有針對Arria V FPGA與Cyclone V FPGA的彙整支援,Arria V FPGA可為中階應用提供功率消耗、效能與系統之間的平衡,Cyclone V FPGA則可提供在28-nm FPGA中最低的功率消耗與最低的系統成本。這個版本的推出也對Altera的高階28-nm Stratix V FPGA提供額外的支援,包括支援PCI Express® PCIe® Gen3,以及提供DDR3/QDRII記憶體的位元串流產生能力等。. P, N% t* P5 Q/ }8 n
* y2 Y0 H* F( H
具有可配置與互動性的系統控制台工具也包括在Quartus II軟體版本11.1之中,以滿足廣泛的系統除錯需求。系統控制台可讓設計者進行資料的分析與解譯,並在真實世界的條件下監控系統效能。採用TCL架構,使用系統控制台的設計者可以在先進的編程環境之下,快速地建立驗證腳本或客製化的圖形使用者介面,能夠為Qsys系統建立複雜的儀器檢測與驗證解決方案。這個工具是專門設計用來應用在模擬、實驗室測試與設計的部署階段,僅需要較少的資源,並減少硬體彙整步驟的次數,增進設計者的生產力。客戶可以觀看系統控制台的線上展示:www.altera.com/systemconsole。作者: ranica 時間: 2011-11-8 01:37 PM
Quartus II軟體版本11.1的額外功能包括: ; [$ ]$ G) O5 J; B* `! q9 _! n$ P3 X! O) L$ N
•收發器工具套件—Quartus II軟體版本11.1支援在Stratix V FPGA收發器中的晶片內EyeQ訊號品質監控功能,讓使用者可以分析經過後等化的收發器眼框圖,並達到理想的訊號品質與較低的誤碼率(BER)。 * s! P5 C' F6 [•Qsys增強功能—這個版本增加了對第三方模擬工具的擴展支援,並也包括對ARM® AMBA® AXI™通訊協定的初步支援。0 N f, _: w, z3 p# P; U
•SoC設計環境—Quartus II軟體版本11.1包括整合式SoC設計環境的預覽,用於搭配Altera的SoC FPGA進行硬體/軟體的共同設計,以加速設計流程,讓客戶能夠透過使用針對處理器與FPGA開發都很熟悉的工具與開發流程,來最大化他們的生產力。( ^/ v$ P7 f- n6 H" I* P: j
5 u/ A7 S' T" m. R: W9 q6 N9 c, h& I4 t. B* J9 J3 a+ s
供貨資訊: `1 s1 f2 O, W- N+ t
6 a7 v3 Q, u: \* Y9 L9 s# m: k: i訂閱版與免費網路版的Quartus II軟體版本11.1現已可供下載。Altera透過合併軟體產品與維護費用到一個年度訂閱費用的軟體訂閱計畫,來簡化取得Altera設計軟體的過程,訂閱者可收到Quartus II軟體、ModelSim-Altera簡易版,以及完整授權的矽智財(IP)基本套件,包含14個Altera最受歡迎的IP(DSP與記憶體)核心,一個PC節點鎖定授權的年度軟體訂閱費是美金2,995元,現已可以到Altera的eStore購買。作者: mister_liu 時間: 2012-3-6 09:20 AM
Altera Stratix V FPGA採用業界的第一款單晶片雙路100G轉發器突破性能瓶頸( U8 o! [1 i" ^# z/ X
Stratix V FPGA提高了光網路的系統性能,降低系統成本 2 B5 Q8 O# g2 j: q8 R5 p' O + q0 o% l. m* U2012年3月2日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,在28-nm高性能Stratix® V FPGA中實現了業界第一個單晶片雙路100G轉發器解決方案。Altera的解決方案在單顆FPGA中整合了兩個獨立的100G轉發器,支援光設備生產廠商滿足網路性能和頻寬需求,同時降低投資成本。Altera將在3月5日美國洛杉磯舉辦的光纖通信大會暨展覽/美國光纖工程師大會2012(OFC/NFOEC)展位上進行雙路100G轉發器解決方案的現場硬體展示。6 Q! R& x+ s! b( g
1 u( b. y+ @: s; Y( r. w
目前越來越多的網際網路設備導致對網路頻寬的需求大幅增長,要求對網路進行大規模升級。透過光傳送網路(OTN),營運商能夠在網路中迅速靈活的支援高速增長的資料流量。Altera的OTN解決方案支援營運商和服務提供者在傳送層增加光鏈路的數量,提高各種應用(語音、視訊和儲存等)的資料速率。作者: mister_liu 時間: 2012-3-6 09:20 AM
Altera的單晶片雙路100G轉發器提供完全整合各種標準的解決方案,幫助營運商和服務提供者更方便的向高密度100G傳送網路過渡。解決方案採用了性能增強Stratix V FPGA和業界最好的OTN IP,使得100G傳輸解決方案的性能超出業界任何其他採用ASSP架構或者FPGA的解決方案。Altera最新採用FPGA架構的OTN產品包括適用於傳輸應用的28-nm高性能矽晶片、業界最好的高速收發器以及OTN系統IP。! \ y/ `! R [6 ~8 U% o }% k% }, `
! C" k9 n: I7 _9 l+ a5 }
在OFC上展示單晶片雙路100G轉發器2 Z3 t2 Z! H1 A, O2 _
Altera在OFC上的展示採用一顆Stratix V GX FPGA,展示在光纖上承載即時100G資料流量的兩個獨立轉發器。Altera還將展示在OTN IP和28-nm FPGA技術上的最新創新。公司會在關鍵建構模組上與業界共用資訊,讓系統和設備生產廠商能夠為未來的通訊系統開發密度更高、功率消耗更低的光網路。) q" |9 z! ^; m/ o
0 y0 F) v/ V/ ?
Altera通訊業務部資深策略行銷經理Dan Mansur評論表示:「Altera致力於採用尖端的FPGA、同類最佳的收發器技術和OTN IP來支援光傳送網路。我們的量產等級單晶片100G轉發器目前應用在高階營運網路中。透過我們的雙路100G轉發器解決方案,我們能夠獲得目前解決方案無法實現的密度,進一步支援400G以及更高的資料速率。」 - C% U8 t: f n* C0 a. }5 }6 {: X2 [ i/ d" V: g }3 m) i
供貨資訊 : A8 W5 d2 V# x0 V5 K0 UAltera現在已經開始發售28-nm Stratix V FPGA和OTN IP。業界的第一款單晶片雙路100G轉發器目前處於早期使用階段。作者: jcase 時間: 2012-4-6 08:00 AM 標題: Wind River為Xilinx Zynq-7000可擴展式處理平台提供軟體支援 【新聞摘要】; `7 ]4 ^" v1 W! b. Q! |5 |% m z
Wind River為賽靈思(Xilinx)的「Zynq-7000」可擴展式處理平台(EPP,Extensible Processing Platform)提供VxWorks以及多核心(Multi-Core)工具支援。* k2 A- F) y; o" x1 y3 R# b/ W
Wind River軟體及工具與「Zynq-7000」平台設備的結合,將可滿足各類垂直市場對於高精密度、高效能與彈性方面的需求。 - J9 G4 g8 o) F7 ^( U; Z Wind River將在「ESC DESIGN West 2012」大會現場展出最新研發成果。 6 f& v) T& U5 g% [ 4 a9 i/ R, i9 E1 J0 F【2012年3月28日,台北訊】全球嵌入式及行動應用軟體領導廠商美商溫瑞爾(Wind River),今日宣布將針對賽靈思(Xilinx)的「Zynq-7000」可擴展式處理平台(EPP,Extensible Processing Platform)提供VxWorks作業系統平台以及Workbench支援。Xilinx「Zynq-7000」可擴展式處理平台內建以ARM Cortex-A9處理器為基礎的系統單晶片(SoC ;System-on-chip),除了兼具高效能與低功耗優勢外,也同步結合了FPGA(Field Programmable Gate Array;現場可编程邏輯閘陣列)所帶來的彈性和可擴充性。 ( J$ {7 C' @' h; j5 h k* P) f; K9 @, M; {8 X: [Wind River目前已正式針對「Zynq-7000」可擴展式處理平台提供VxWorks即時作業系統(RTOS,Real-Time Operating System)與Workbench開發工具支援;採用該平台的客戶亦可充分獲得Wind River世界級全球支援及服務的協助。此外,Wind River也正和Xilinx共同進行Linux應用開發作業,並將在「ESC DESIGN West 2012」大會的Xilinx攤位(號碼#1708)上,現場展示針對「Zynq-7000」可擴展式處理平台的軟體支援內容。作者: jcase 時間: 2012-4-6 08:00 AM
Wind River內負責管理VxWorks產品線的副總裁Warren Kurisu表示:「嵌入式裝置對於高階效能與高精密度設計的需求持續呈現大幅增長,為了有效滿足客戶需求,我們必須與最先進的半導體產品平台同步與時俱進。透過和Xilinx的密切合作與儘早配合,使用於Zynq-7000可擴展式處理平台的Wind River軟體及工具均已獲致完整最佳化,以協助客戶持續維持其市場競爭力,並且能夠快速推出性能優異的嵌入式裝置,特別是在嵌入式裝置與複雜的多核心運算環境結合日趨緊密,對即時作業需求也日漸升高之際,此一優勢更顯關鍵。」 ' M J5 F$ M" [3 G4 e- B 7 R6 w! p- m# L" p9 m9 X: h& c「Zynq-7000」可擴展式處理平台非常適合需要即時作業效能的系統。此平台在極具成本效益的架構下,結合了強大的ARM雙核Cortex-A9 MPCore(Multi-Processor Core)多核心處理系統,,以及Xilinx可編程邏輯的靈活度與彈性,使其可被各類應用市場廣為採用。Wind River為「Zynq-7000」可擴展式處理平台所提供的長期硬體支援,對於位處航太、國防、工業、醫療、網通等應用市場的客戶來說格外重要;包括軟體無線電(SDR,Software Defined Radio)以及其他軍用通訊技術在內的各類應用,均可透過將高效能網路設備與高速處理能力同時整合於工業控制系統中而得以實現。! b$ b5 x1 F9 k/ g
0 `% D8 Z n- x: v9 d% D& C" a2012年4月18日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,任命Bradley Howe為研發資深副總裁。對於這一個職務,Howe先生全面負責Altera矽晶片產品、矽智財資料庫和軟體產品的開發,並監督公司全球研發組織。在此之前,Howe先生是Altera的IC設計副總裁。他直接向Altera總裁、執行長兼董事會主席John Daane負責。- f1 j6 i, a' w+ X
0 R3 b9 K" K7 `0 @7 Y為進一步提升設計生產力,賽靈思持續與不斷增加的聯盟計畫的主要成員加強合作,確保各款IP核心均通過驗證,而各種設計工具都能及時推出以輔助ISE設計套件與Vivado設計套件工具。這樣的合作關係對於Vivado設計套件第二階段的發佈也相當重要,其中包含Vivado IP Integrator(一個互動式設計與驗證環境)和Vivado IP Packager,並提供所有限制資訊、測試程式和相關文件,協助賽靈思、第三方IP廠商和終端客戶將核心、模組和已完成的設計整合成一個封裝。 % v( k) h6 t5 E! w, _# U! _: \9 F $ A# a. G. X4 N; e! w供應時程 - }2 w1 c% C6 R' n0 y0 z
+ ~1 H6 x3 d% b, ~針對尚在保固期內的 ISE Design Suite Logic Edition與Embedded Edition客戶,賽靈思將提供新版本的Vivado 設計套件,而ISE Design Suite DSP Edition與System Edition的客戶則會收到Vivado Design Suite System Edition,且不需支付額外費用。 : e" P( P/ Q4 P- A O* t ]3 u( b, a4 Q% P% F
賽靈思將於明年初Vivado 設計套件第二階段的發佈中,將加入新功能與方法,加速系統整合的時間。請至Xilinx.com下載ISE設計套件與Vivado設計套件的最新版本。同時,客戶亦可上網報名Vivado設計套件的訓練課程。作者: amatom 時間: 2012-10-24 02:35 PM
賽靈思推出最新Vivado設計套件 讓設計生產力加乘加倍 9 N5 e" [% g3 Q/ P% }全新多功能執行佈局與繞線技術及參考設計 縮短All Programmable 7系列FPGA建置時間 8 O+ e l: `; _2 W# o: j$ E- E + S+ w, X5 n- A& y, O All Programmable FPGA、SoC和3D IC的全球領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX) 今天宣佈推出Vivado™設計套件2012.3版本,首次為採用多核心處理器工作站執行Vivado設計套件的客戶提供全新功能,加上全新的參考設計,可大幅提升設計生產力和加快建置速度。 2 L! o0 ^6 u5 ^+ A5 i+ h0 a E5 V# x: u) n5 D+ p) h
賽靈思公司設計方法資深行銷總監Tom Feist表示:「我們持續關注所有客戶在生產力方面相關的問題,而且會在賽靈思每次發佈新一代設計環境時針對設計生產力提供加強功能。賽靈思的All Programmable 3D IC中有多達2百萬的大量邏輯單元,而且Vivado設計套件有許多協助設計人員加快產品上市時程的方法,其中一項是為客戶縮短設計的時間。」 2 U8 W& ^8 }2 X! w! a! H, x$ F
' m/ O S6 b' C: Y6 f Vivado設計套件在今年四月推出以來,已讓複雜設計的C語言與RTL系統轉換的建置速度加快4倍,同時可比ISE設計套件在速度方面領先1個速度等級,以及比同等級競爭元件快3個速度等級。而全新的多功能執行佈局與繞線技術,更讓這個賽靈思新一代設計環境的最新版本在多核心工作站上執行時,大幅提升生產力──Vivado設計套件在雙核心處理器工作站上執行時,其運作速度可提升1.3倍;而其在四核心處理器工作站上的執行速度更可以提升1.6倍。作者: amatom 時間: 2012-10-24 02:35 PM
All Programmable 7 系列FPGA目標參考設計 r3 G ?, q8 i3 P( g' [9 I
9 r; ?* d( R6 ?& L8 m6 l) Y) \ All Programmable FPGA、SoC和3D IC的全球領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX) 宣佈其7系列GTH收發器成功完成了美國新罕布夏大學互通測試實驗室(UNH-IOL)的10GBASE-KR LogiCORE™ IP完整測試,證實10GBASE-KR LogiCOR IP可完全符合UNH-IOL的接收器 (Rx) 和發送器 (Tx) 電性與通訊協定相容性測試對各種背板應用的要求。UNH-IOL 為測試各種數據網路技術的權威性實驗室,而這項重大成果可讓設備製造商透過賽靈思的10GBASE-KR LogiCORE IP,開發並採用符合IEEE Std 802.3標準的10 GB或40 GB背板的高效能網路和資料中心解決方案,並可將40GBASE-KR4 LogiCORE IP 加入Virtex®-7 XT和搭載內建GTH收發器的HT元件中。7 [1 y7 D r V
4 K/ C$ `; R! ` 賽靈思公司解決方案行銷總監 Raj Seelam表示:「通過這些相容性測試對我們多年10GBASE-KR 10 GB序列介面的開發工作而言是一項重大的里程碑,同時這也是賽靈思,不斷擴充產品陣容的一部份,以因應服務供應商提供更頻寬密集服務的需求,並藉由提供更多智慧型功能協助客戶將資本支出和營運費用降至最低。針對這點,賽靈思與UNH-IOL緊密合作,提供設備和基板,更派出專家與UNH-IOL的測試團隊並肩工作,致力達成這個重要里程碑。」2 p1 m$ I* `! R& I Y
: z. g7 j- l$ E1 k UNH-IOL背板乙太網路聯盟經理Curtis Donahue表示:「賽靈思的10GBASE-KR解決方案通過了10GBASE-KR相容性測試,讓我們感到相當振奮,因為UNH-IOL團隊與我們聯盟的成員協助將符合標準的設計快速上市。賽靈思致力達成各種相容性和互通性測試的承諾,對IEEE 802.3 10GBASE-KR標準的成功推廣和採用做出重大貢獻。」' |/ }% W8 r) f1 q
- T: y. V0 P+ s* O. G
這次廣泛的相容性測試中採用了多個元件和基板,其中包括XC7VX690T-3FFG1927E 元件的Virtex-7 FPGA VC7215 基板。