Chip123 科技應用創新平台

標題: 功能強大的FPGA設計工具?Altera Quartus II vs. XILINX ISE 應用經驗交流! [打印本頁]

作者: jiming    時間: 2008-10-6 09:51 AM
標題: 功能強大的FPGA設計工具?Altera Quartus II vs. XILINX ISE 應用經驗交流!
Altera Quartus II與XILINX ISE兩款業內功能強大的FPGA設計工具,都擁有廣大的用戶基礎,但到底誰略勝一籌或更得人心呢?let"s PK!
  o; N! u; c' h/ Y3 q: v+ p6 l6 T
1 ^" [7 D2 u$ i1 I" tAltera Quartus II# B$ X1 L/ K% f/ [+ R& y0 T
[attach]5280[/attach]
: x" R4 M1 S( g6 d* ^使用還比較方便
, y2 a0 F9 w" U4 j  E; c( z穩定性不好,比較像是一個半成品
' P& h8 ]0 {  {( O2 M一般,編譯結束時像電腦中毒一樣動不了,還有就是器件太差。' y* n1 H5 g5 Y/ W
Actel的完全圖形話,更容易入手。4 z" q, h* f4 ~
( U! _: x* o& W
XILINX ISE2 F  J# M' m2 H$ a4 H
[attach]5281[/attach]+ a" E* y* Y: c( g" @
不好用,本來就不是為Window環境設計的,移植過來就怪怪的,很多毛病
9 r$ n5 d, ]0 I8 U穩定性比quartus好,模擬也強,但下載不是太好
8 \+ s1 `! U* i  x( P9 YXILINX器件不錯,但開發環境太差,而且編譯很慢
! O/ o( i8 g3 V速度慢,人機界面不友好,老是出錯然後強制結束程式,Bug實在是不少,比較安慰的是這些不會導致最後綜合和佈線的錯誤
作者: chip123    時間: 2010-3-3 02:32 PM
Altera推出業界首款符合TÜV的工業安全資料套裝,縮短了開發時間% }* \& n9 Z% ?. }6 A4 `/ m- P, `
Altera FPGA提供符合TÜV的工業解決方案,加速了產品面市  F) ]0 Q. S4 y9 m, s7 S& P/ J8 L
) Q9 d% d2 x9 n! l" C
2010年3月3日,台灣——繼續提供創新解決方案以滿足當今不斷發展的安全標準,Altera公司(NASDAQ:ALTR)今天發佈適用於自動化應用的工業安全資料套裝。此次發佈是在德國紐倫堡國際崁入式技術相關軟硬體展上進行。
( l. h" T* Q; }3 z* A+ C1 _7 ?9 w3 H+ x
與德國安全認證組織TÜV Rheinland合作,Altera推出了經過預先認證的開發工具鏈,包括安全應用手冊和安全應用的矽智財(IP)核心。Altera®解決方案縮短了安全領域非常重要的工業應用開發時間,降低了系統整體成本,例如,伺服和變頻驅動器、安全應用元件以及自動控制器等。
作者: chip123    時間: 2010-3-3 02:32 PM
新的歐洲機械指令定義了嚴格的安全新規章,工業自動化設備生產廠商需要依據ISO 13849和IEC 62061標準來開發他們的安全設計。這些標準都架構於通用標準IEC 61508之上,它定義了使用FPGA開發安全產品的要求。為滿足這些標準,安全系統設計人員必須對安全設計中使用的軟體、每一個元件以及所有開發工具進行驗證。這一個冗長的過程可能會導致長達兩年的開發時間。
1 l/ V' q* w- D& o1 m' c( r1 G' ]) Y4 K: V
Altera提供具有安全應用手冊的安全資料套裝,手冊包括經過TÜV驗證的Altera FPGA、標準IP核心以及標準開發工具流程等資訊,顯著縮短了用戶的開發時間。此外,Altera安全資料套裝還含有安全應用IP核心,以確保符合IEC 61508的系統完整性。所有Quartus® II設計軟體9.0 SP2支援的Altera FPGA都經過了TÜV Rheinland的預先認證。Altera與TÜV Rheinland良好的合作關係實現了嵌入在Altera全套工具鏈中的驗證和認證流程,支援VHDL和C程式碼開發以及模擬和驗證。3 [( P$ d/ d: h: F$ n3 l
" h" `/ c' L8 Z& V8 s* j* Y$ _5 T
TÜV Rheinland功能安全產品業務部經理Stephan Haeb表示:「雖然最初的計畫是在所有相關工業自動化設備中應用安全標準,但是很多生產廠商在設計驗證和認證方面還是落在了後面。Altera提供經過TÜV認證的FPGA工具、IP核心和手冊,幫助這些生產廠商減少了工作量,進而縮短了開發過程。採用Altera獨特的安全資料套裝,用戶可以跳過工具和IP核心的TÜV認證過程,開始安全要求規範的開發。借助Altera的FPGA和工具,他們有信心使用通過了我們嚴格安全驗證過程的零組件和工具。」
作者: tk02376    時間: 2010-10-13 02:37 PM
標題: Altera透過新系統層級整合工具,針對嵌入式系統配置功能啟動嵌入式計畫
在單個FPGA設計流程中,將可支援採用ARM、Intel、MIPS®架構的多種嵌入式處理器產品
& b1 F3 p% y' y" H% s
/ p: b+ g- t' E, O+ C2010年10月13日,台北 ——為加速實現嵌入式系統中可編程邏輯與處理器的整合,Altera公司(NASDAQ:ALTR)今天發佈其嵌入式計畫。透過這一個計畫,Altera為設計人員提供了採用Quartus® II開發軟體的單個FPGA設計流程——包括新的Qsys系統層級整合工具、通用FPGA矽智財(IP)函式庫,以及新的ARM® Cortex™-A9 MPCore™和MIPS®科技公司MIPS32嵌入式處理器產品等。利用這一種設計流程,可讓嵌入式設計人員能夠迅速方便的針對Altera Nios® II、採用ARM和MIPS架構的嵌入式處理器,以及最近發佈的可配置Intel® Atom™架構處理器來開始進行設計。Qsys系統層級整合工具利用了業界首創的FPGA最佳化網路單晶片技術,來支援多種業界標準IP通訊協定,以增進成品的品質,與許多具生產力的功能特性。
0 a7 \  x6 f9 y  L
6 o7 f, T8 G) \% y) m0 [! AAltera公司產品和企業行銷副總裁Vince Hu表示:「FPGA與處理器的組合應用已經迅速擴展到在嵌入式系統設計中開發新的訂製產品。透過嵌入式計畫,Altera讓像是汽車、工業、軍事與無線等市場的設計人員,能夠在單個設計流程中,方便的利用豐富的處理器、作業系統以及IP支援等輔助系統,降低了系統整體成本,更迅速的將產品推向市場,提高了系統的靈活性。」
1 w8 d. k5 `2 L  s; j1 R+ e1 W! f  C+ O# ?* ?
做為這一個計畫的一部分,Altera將繼續拓展目前的嵌入式合作夥伴計畫,聯合ARM、Intel和MIPS科技公司以及FPGA業界的多個合作夥伴。此外,Altera將與他們協同合作,增強設計流程,並讓客戶擁有越來越多的FPGA嵌入式處理產品選擇。
作者: tk02376    時間: 2010-10-13 02:41 PM
[attach]11003[/attach]
' v: a- ?# ]8 @, Z% [. M( |
3 [+ c- f" Q( M3 g& ]) @Intel最近全面發佈了即將推出的可配置Atom新處理器的細節。這一個處理器在多晶片封裝中含有Intel Atom E600系列處理器以及配對的Altera® FPGA。對於希望採用專用I/O或者加速硬體的用戶而言,這種封裝方式將可進一步提高了他們的靈活性,還支援開發人員迅速應對需求的變化,進而突出其設計差異性。
+ {# F% K5 v' Q6 Z; u$ s7 r1 T0 H0 {- O# Y
Intel嵌入式通訊集團副總裁兼總經理Doug Davis表示:「靈活性是嵌入式設計人員的關鍵,而FPGA技術則提供了更多的選擇。Intel最近發佈了整合Altera FPGA與Intel Atom架構處理器的多晶片封裝產品,繼續為嵌入式開發人員提供智慧且靈活的解決方案。」
作者: tk02376    時間: 2010-10-13 02:42 PM
在今天的新聞發佈中,Altera還揭露他與ARM有限公司在今年初已經簽署了協議,授權包括Cortex-A9微處理器在內的多種技術。Altera將推出整合了採用增強型Cortex-A9處理器架構的子系統和28nm FPGA技術的產品。在2011年將會發佈這些採用ARM處理器架構元件的更多詳細資訊。/ M( w0 g" e+ K6 L" Y) c; L9 x
; V- m2 |) n! `' j1 J3 k% b4 l
ARM有限公司處理器部門行銷副總裁Eric Schorn表示:「ARM公司理解到FPGA產業的重要性,並積極地與我們的合作夥伴共同努力,以滿足嵌入式設計人員對靈活性的要求。透過結合ARM公司在低功率消耗、高效能處理器IP上的領導地位,以及Altera公司在FPGA技術上的專業知識,我們可以在通用的軟體流程中提供額外的彈性空間,以加速軟體設計人員在各種應用上的開發速度,硬體設計人員也可擁有相同的好處。」( G2 g" m/ s2 C; K! Y+ r$ w

& ^1 c7 E4 @5 P9 W# iAltera還進一步擴展了軟式核心處理器系列產品,即將在2011年初推出採用MIPS科技公司MIPS32處理器架構的MP32軟式核心處理器。MP32是Altera、MIPS科技公司以及主要用戶在過去幾年密切協同合作的成果。它為Altera元件完善了Altera Nios II嵌入式處理器,以及合作夥伴的軟式核心CPU系列產品,大幅的豐富了FPGA可以使用的作業系統和應用程式碼。 9 e+ B. F+ `- {% e! K; [
4 z+ V0 w; p1 `  k6 D
MIPS科技公司行銷副總裁Art Swift表示:「我們非常高興的看到,透過MIPS32架構授權,Altera提供MP32軟式核心CPU,大幅度增強了當今多核心設計架構的靈活性。隨著處理器和可編程邏輯整合的加速,在Altera平台上實現MIPS32架構是嵌入式設計人員很好的選擇。」
作者: heavy91    時間: 2010-10-19 12:44 PM
標題: Altera提供套件,縮短了開發時間,提高了工業設計的靈活性
Altera拓展工業網路合作夥伴計畫,增加了IP以及Terasic具有Altera Cyclone IV E FPGA的工業網路套件% J5 M; s/ k2 F

1 T( s1 G$ p3 f3 Z6 t, L2010年10月19日,台灣——為幫助工業網路設計人員縮短開發時間,Altera公司(NASDAQ:ALTR)今天宣佈,拓展其工業網路合作夥伴計畫(INPP),包括了由Terasic提供的工業網路新套件(INK)。透過方便的altera.com線上網站,設計人員現在可以同時使用套件和Altera的合作夥伴工業矽智財(IP)。設計人員可以選擇適用於其系統的工業網路IP,開始充滿信心的進行設計,並瞭解到所列出的所有IP合作夥伴,都能夠提供成熟可靠的解決方案和評估套件,這些方案含有採用了Altera Cyclone® IV E FPGA的Terasic工業網路套件。Altera INPP與INK的組合為嵌入式工業設計提供通用的開發平臺,進一步縮短了開發時間。3 T" }& H& V4 t* l  ?0 j

5 x9 ?) I1 c  E- i該套件是採用Terasic DE2-115 FPGA電路板的全功能硬體平臺,具有兩路10/100/1000乙太網路、128-MB SDRAM、8-MB快閃記憶體、4-MB SRAM、安全EEPROM、HSMC連接器、GPIO、觸發開關、狀態LED,並具備USB、音訊和視訊功能。INK採用了Cyclone IV E(EP4CE115F29)FPGA,支援大部分工業乙太網路和現場匯流排網路標準,讓所有IP供應商能夠支援最新一代低成本FPGA。它適用於工業自動化和程序控制應用,實現伺服/驅動/動作控制設備、感測器、可編程邏輯控制器、機器視覺和視訊監控設備等。3 p; z8 ^5 ?1 G: s. `, A4 X9 C
* a3 [& K- [" N' {0 J( A, p
隨插即用的INK能夠將開發時間縮短近一年,具體取決於平臺的複雜度以及支援的產品數量。可易於採用HSMC和GPIO連接器來擴展套件,以滿足更廣泛的工業應用需求。
5 M* b" S4 a' p* A: j" Z設計人員無論需要支援一種還是多種網路標準,Altera的擴展INPP都是開始工作的最好選擇,它含有工業網路IP、參考設計,以及來自Altera IP合作夥伴的支援。
作者: heavy91    時間: 2010-10-19 12:44 PM
所有列出的這些合作夥伴都把INK做為評估和開發平臺。這意味著開發人員可以使用一個FPGA平臺來支援多種網路標準,評估來自不同供應商的網路方案,開發產品所需要的嵌入式工業通訊系統。
  H$ z5 t$ J9 H8 @5 c0 j, |1 C, n7 t6 h/ E
Altera的INPP包括來自以下合作夥伴的IP:
) ]! m( p- ^+ p. `$ {•        Softing Automation GmbH—PROFINET IO、EtherNet/IP
/ p1 f. d1 }2 i  |$ C! f9 ^; v•        IXXAT Automation GmbH—EtherCAT. [# z! m: B- h; H% F0 [
•        Beckhoff Automation GmbH—EtherCAT
+ e. U- l+ A3 |8 i! k' O•        Automata GmbH—SERCOS III0 A& d2 G# d* H1 O( K; X" i& z) p

  i0 g' S( X4 \* J  n5 NAltera工業和汽車業務部主任Michael Samuelian表示:「Altera FPGA能夠支援大部分工業網路通訊協定標準,但以往用戶還是需要依靠第三方IP供應商和開發板提供商的硬體和軟體IP,來滿足其工業網路需求。現在,用戶可以統一使用Altera的合作夥伴IP,增加了Terasic的通用工業網路套件功能,產生IP評估套件,而不用開發自己的開發板,進而降低了成本,縮短了產品面市時間。」
2 Z; h/ e5 q4 Y$ O* G( }- S5 {0 V, z價格和供貨資訊6 v1 N) f5 i" i" f

- k; g' r' `( A8 u如果要參加Altera的工業網路合作夥伴計畫,請瀏覽www.altera.com/pr/inpp,從IP合作夥伴成員中選擇評估IP,運行在工業網路套件上。現在便可以提供這個採用了Altera Cyclone IV E FPGA的套件,售價為795美元。
作者: amatom    時間: 2010-12-7 10:11 AM
標題: Altera為其28-nm產品系列公開製程技術策略
Altera同時運用28-nm高效能與28-nm低功率消耗製程來解決 客戶在成本、效能與功率消耗上的獨特需求" N* {$ Y1 f- }2 G8 ?
  t! t) f2 S2 T" z+ f# X: x, a
2010年12月7日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈針對其28-nm產品系列的28-nm製程技術策略。除了先前曾宣佈要在其高階FPGA產品系列中支援台積電(TSMC)的28-nm高效能(28HP)製程技術之外,Altera也將在其低成本與中階產品系列中,運用台積電的28-nm低功率消耗(28LP)製程技術。在其28-nm產品系列運用這兩種獨特的製程技術,將讓Altera得以提供客戶更多樣化且經過最佳化的元件選擇。橫跨了高階、中階與低成本產品,Altera可以針對客戶的需求,提供經過最佳化的製程技術。
; k& _. p) [1 m; _0 H0 r. ~: ^4 M3 a1 n0 h
Altera公司產品與企業市場行銷副總裁Vince Hu表示,「在當今的高度區隔化的市場中,讓客戶在選擇元件時,能夠提供最符合他們設計所需的元件,是相當重要的事。某些客戶在高階應用上需要擁有最快速收發器的最高效能,在低階產品則要有最低的成本,在中階應用時,則需要在效能與成本上取得平衡,並隨時擁有較低的功率消耗。在採用我們的28-nm產品系列之後,Altera將可提供比以往的製程節點還要更寬廣的產品線。」
. o" y4 c/ g3 E% g7 V; U/ [9 p3 K7 ~# x6 O
Altera的雙頭式28-nm製程技術策略,讓公司能夠有效率地服務更廣泛的應用領域。28-nm低功率消耗(28LP)製程讓Altera能夠讓其低成本產品更加降低成本與功率消耗,以針對市場範圍中對成本與功率消耗相當敏感的應用,包括汽車與工業市場。28-nm低功率消耗製程也可以讓Altera的中階產品系列,能夠在成本、效能與低功率消耗之間取得最佳化的平衡。
作者: amatom    時間: 2010-12-7 10:11 AM
在高階市場運用28-nm高效能(28HP)製程技術是相當關鍵的事,它可對高階應用提供核心與收發器所需的效能。28-nm高效能製程讓Altera能夠透過結合像是28-Gbps收發器之類等更高階的功能,以用來進行下一代100G/400G系統的開發,來大幅地增加它的高階FPGA能力。採用28-nm高效能製程技術的FPGA將特別針對需要最高階效能的應用,包括高效能運算、軍事與固網系統。5 g3 w3 L, V; v# _- J, p

* @& S4 u# A6 j7 y5 T/ U多種Altera FPGA已運用28-nm低功率消耗與28-nm高效能製程技術,讓Altera能夠同時在高階、中階與低成本市場中,爭取更多以往屬於ASIC與ASSP的商機。各式各樣包含有嵌入式處理器的28-nm產品系列,讓28-nm FPGA能夠取代更多數位訊號處理器(DSP)與微處理器的地位。
4 |) Z- G( p, c0 ?! c2 T  a! f( Z4 }: ~( }& z/ ~1 X/ z% b
價格和供貨資訊5 `+ @: j$ [9 C5 G$ L7 s3 s# W& k6 I
$ j: c8 h1 u$ Q* W' i+ k+ ]8 ~
Altera將於2011年第一季開始提供其28-nm Stratix® V FPGA工程樣品給客戶。客戶現在便可以透過使用Altera的Quartus® II軟體來開始他們的Stratix V FPGA設計,在2011年將會有更多的28-nm FPGA產品系列發表。
作者: globe0968    時間: 2011-3-30 02:45 PM
標題: Altera創新光纖領域,為業界開拓新篇章
展望光纖領域未來發展,突破晶片至晶片和晶片至背板的頻寬瓶頸* P1 u% N$ v3 r7 i; v0 l
- N8 u  j' h: r. L, {
2011年3月30日,台灣——展望未來發展,頻寬容量必須能夠逐步滿足應用和內容開發者的需求,Altera公司(NASDAQ:ALTR)今天發佈其光纖互聯可編程元件規劃。收發器是業界發展的關鍵,因此,Altera發揮在這一個領域的技術領先優勢,將這一個遠景展望變為現實。這些直接光纖介面支援多種應用,大幅度提高了頻寬容量,同時降低了系統複雜度、成本和功率消耗。
4 k% G3 N; l. T+ |# E! B! x& D6 t3 M2 a) [( `- b1 W/ M% t) y* O
高畫質(HD)視訊、雲端運算以及3D遊戲等應用對頻寬的需求不斷增長,如果依靠傳統的銅互聯將無法實現創新。Altera利用其豐富的系統互聯技術知識,在未來元件封裝中支援直接光纖介面,突破了銅線技術固有的頻寬和訊號完整性瓶頸。2 r4 T, z! |7 z9 D3 E  j. m
2 X& n/ l! M: t$ Y: q% {6 h' }
對於資料中心等需要進行大量運算和儲存功能的應用,將光纖介面整合到元件封裝中,將能夠取代可插拔光纖元件,功率消耗降低70%到80%,埠密度和頻寬提高了數個等級。在軍事、通訊基礎設備和廣播等領域的背板應用中,這些連接將替代昂貴的電路板材料和連接器,顯著提高頻寬,避免了銅線解決方案的訊號完整性問題。
7 T4 q) E$ Y* |/ Q- V收發器內電光介面的訊號速率和品質,能直接影響驅動高品質光纖訊號的能力。Altera擁有在同類產品中最好的收發器,其在業界一直也擁有最高的資料速率,能夠支援多種通訊協定,同時具有優異的訊號完整性。# z; m; w% `% v% ~

% e7 ^) q2 {! B8 q" a1 Z0 ZAltera的IC工程副總裁Bradley Howe表示:「Altera為解決當今的設計難題,提供業界一流的技術方案,在這方面有著悠久的歷史,同時還開發各種創新技術,為未來發展開創了新機遇。這些直接光纖介面能夠實現不會過時的背板,滿足應用和內容開發商長期以來對高容量頻寬的需求。」9 Q7 {* `; N: A) Z' G) n( [

0 ~. D- a- K! ]$ F. j關於Altera光纖發展的詳細資訊,包括這一個主題的白皮書,請瀏覽www.altera.com/optical
作者: amatom    時間: 2011-8-26 08:23 AM
Altera發售世界上第一款支援28-Gbps的FPGA,適用於下一代100G以上系統
9 b3 V" m6 m, s8 f1 Y業界性能最好的FPGA,具有28-Gbps收發器,支援在高階應用中實現更高的傳輸量,提高了性能,降低了功率消耗
" Z/ ^# L# y2 x[attach]13646[/attach]
2 W9 f& i0 L4 v8 Z2 v  t
9 k4 `4 u" @* q! L( g2011年8月25日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈開始發售世界上第一款具有28-Gbps收發器的FPGA。Stratix® V GT元件是業界目前為止頻寬最大、性能最好的FPGA。這一項業界領先的創新Stratix V GT FPGA技術是為尖端通訊系統設計人員所量身定做,幫助他們儘快實現市場解決方案,以滿足越來越高的網路頻寬要求。
8 X+ L" Y3 S0 j. C# t( Z  u& A- t
9 R% N" v& y2 |4 u) D" k3 J) k4 @Stratix V GT FPGA支援網際網路與網際網路通訊協定(IP)服務,和應用中迅速增長的網路資料量需求。JDSU等創新公司採用了Altera解決方案,在其下一代測試和測量解決方案中率先使用這一種最先進的技術。
作者: amatom    時間: 2011-8-26 08:23 AM
JDSU通訊測試和測量業務部副總裁兼總經理Lars Friedrich評論表示:「JDSU的客戶要求我們的解決方案採用尖端技術,而與Altera合作保證我們能夠順利交付最先進的儀器,幫助用戶實施高性能寬頻通訊應用。做為唯一具有28-Gbps收發器的FPGA,Stratix V GT FPGA讓我們能夠在系統中實現最複雜的功能,支援最佳性能和資料傳輸量。」
* j' Y& a. Y0 i% {5 _0 u2 `7 g2 \7 w9 Z1 Z$ t; ?; [
採用業界性能最好的28-nm製程技術(28HP),Stratix V GT FPGA綜合了Altera超過十年內部開發的收發器創新技術。元件透過四個28-Gbps收發器、32個全雙工12.5-Gbps收發器以及2133 Mbps的4x72位元DIMM DDR3記憶體介面,支援背板、光模組和晶片至晶片應用。Stratix V GT FPGA中的28-Gbps收發器滿足CEI-28G規範要求,每通道功率消耗只有200 mW,大幅度降低系統單位頻寬功率消耗。您可以在Altera網站上觀看展示Stratix V GT FPGA收發器性能的視訊,名稱為「先睹為快:業界第一款28-Gbps FPGA」。 $ V' e  }6 g4 |6 H/ b  g5 ~( Y, |

8 F% V% H4 Y  n3 z% |Stratix IV GT FPGA專門針對通訊系統、高階測試設備和軍用通訊系統等最新一代40G/100G以上應用進行最佳化。元件整合度非常高,包括622K邏輯單元(LE)、512個18x18乘法器、硬式核心PCI Express®(PCIe®)、10 Gbps乙太網路(10GbE)以及Interlaken矽智財模組,支援最新的高速序列通訊協定。  Z  F' p3 a% r% |0 P

# _$ c3 B0 ^4 d0 {Altera產品市場資深總監Patrick Dorsey評論表示:「訂製28-nm技術含有性能最好的製程和最先進的收發器技術,利用這些技術,我們幫助JDSU等用戶突破了頻寬限制,使他們能夠充滿信心的迅速將最尖端系統推向市場,業界目前發售的其他FPGA還不能實現Stratix V GT FPGA所提供的頻寬和功率效益,只有這一款FPGA能夠讓我們客戶的產品更靈活、可靠性更高,應用範圍更廣。」
作者: ranica    時間: 2011-11-8 01:36 PM
Altera的Quartus II軟體版本11.1為Arria V與Cyclone V FPGA提供支援並增進生產力& D7 d! S# @2 [+ N# i9 V
- o5 X( K/ d3 g* H$ q
2011年11月8日,台灣——Altera公司(Nasdaq:ALTR)今天宣佈發表Quartus® II軟體版本11.1,這是一套針對CPLD、FPGA與HardCopy® ASIC所設計,在效能與生產力的表現業界第一的設計軟體。這套推出的新版軟體具有針對Altera的28-nm FPGA的擴展支援,包括對Arria® V與Cyclone® V FPGA的彙整支援,以及對Stratix® V FPGA的增強支援。Quartus II軟體版本11.1也包括了對Altera的系統層級除錯工具-系統控制台的額外支援,系統控制台提升了除錯時資訊提取的等級,並可與像是Altera的SignalTap™ II嵌入式邏輯分析儀之類的低階除錯工具串聯運作,以大幅地減少驗證時間。
$ v8 L# i9 X1 u% g, r4 K; T
6 A3 q8 E# o- [' z3 ]( KAltera的軟體、DSP與IP行銷總監Alex Grbic表示,「為Arria V與Cyclone V FPGA提供支援,可讓設計者滿足效能需求,並在28 nm製程下達到業界最低的功率消耗,同時在更寬廣的應用領域中擁有較低的系統成本。這款新版的Quartus II軟體讓客戶能夠在他們的28-nm設計中,使用最新的系統層級設計工具,來快速地進行設計、驗證與除錯。」
作者: ranica    時間: 2011-11-8 01:36 PM
Quartus II軟體版本11.1具有針對Arria V FPGA與Cyclone V FPGA的彙整支援,Arria V FPGA可為中階應用提供功率消耗、效能與系統之間的平衡,Cyclone V FPGA則可提供在28-nm FPGA中最低的功率消耗與最低的系統成本。這個版本的推出也對Altera的高階28-nm Stratix V FPGA提供額外的支援,包括支援PCI Express® PCIe® Gen3,以及提供DDR3/QDRII記憶體的位元串流產生能力等。. P, N% t* P5 Q/ }8 n
* y2 Y0 H* F( H
具有可配置與互動性的系統控制台工具也包括在Quartus II軟體版本11.1之中,以滿足廣泛的系統除錯需求。系統控制台可讓設計者進行資料的分析與解譯,並在真實世界的條件下監控系統效能。採用TCL架構,使用系統控制台的設計者可以在先進的編程環境之下,快速地建立驗證腳本或客製化的圖形使用者介面,能夠為Qsys系統建立複雜的儀器檢測與驗證解決方案。這個工具是專門設計用來應用在模擬、實驗室測試與設計的部署階段,僅需要較少的資源,並減少硬體彙整步驟的次數,增進設計者的生產力。客戶可以觀看系統控制台的線上展示:www.altera.com/systemconsole
作者: ranica    時間: 2011-11-8 01:37 PM
Quartus II軟體版本11.1的額外功能包括:
; [$ ]$ G) O5 J; B* `! q9 _! n$ P3 X! O) L$ N
•收發器工具套件—Quartus II軟體版本11.1支援在Stratix V FPGA收發器中的晶片內EyeQ訊號品質監控功能,讓使用者可以分析經過後等化的收發器眼框圖,並達到理想的訊號品質與較低的誤碼率(BER)。
* s! P5 C' F6 [•Qsys增強功能—這個版本增加了對第三方模擬工具的擴展支援,並也包括對ARM® AMBA® AXI™通訊協定的初步支援。0 N  f, _: w, z3 p# P; U
•SoC設計環境—Quartus II軟體版本11.1包括整合式SoC設計環境的預覽,用於搭配Altera的SoC FPGA進行硬體/軟體的共同設計,以加速設計流程,讓客戶能夠透過使用針對處理器與FPGA開發都很熟悉的工具與開發流程,來最大化他們的生產力。( ^/ v$ P7 f- n6 H" I* P: j

5 u/ A7 S' T" m. R: W9 q6 N9 c, h& I4 t. B* J9 J3 a+ s
供貨資訊: `1 s1 f2 O, W- N+ t

6 a7 v3 Q, u: \* Y9 L9 s# m: k: i訂閱版與免費網路版的Quartus II軟體版本11.1現已可供下載。Altera透過合併軟體產品與維護費用到一個年度訂閱費用的軟體訂閱計畫,來簡化取得Altera設計軟體的過程,訂閱者可收到Quartus II軟體、ModelSim-Altera簡易版,以及完整授權的矽智財(IP)基本套件,包含14個Altera最受歡迎的IP(DSP與記憶體)核心,一個PC節點鎖定授權的年度軟體訂閱費是美金2,995元,現已可以到Altera的eStore購買。
作者: mister_liu    時間: 2012-3-6 09:20 AM
Altera Stratix V FPGA採用業界的第一款單晶片雙路100G轉發器突破性能瓶頸( U8 o! [1 i" ^# z/ X
Stratix V FPGA提高了光網路的系統性能,降低系統成本
2 B5 Q8 O# g2 j: q8 R5 p' O
+ q0 o% l. m* U2012年3月2日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,在28-nm高性能Stratix® V FPGA中實現了業界第一個單晶片雙路100G轉發器解決方案。Altera的解決方案在單顆FPGA中整合了兩個獨立的100G轉發器,支援光設備生產廠商滿足網路性能和頻寬需求,同時降低投資成本。Altera將在3月5日美國洛杉磯舉辦的光纖通信大會暨展覽/美國光纖工程師大會2012(OFC/NFOEC)展位上進行雙路100G轉發器解決方案的現場硬體展示。6 Q! R& x+ s! b( g
1 u( b. y+ @: s; Y( r. w
目前越來越多的網際網路設備導致對網路頻寬的需求大幅增長,要求對網路進行大規模升級。透過光傳送網路(OTN),營運商能夠在網路中迅速靈活的支援高速增長的資料流量。Altera的OTN解決方案支援營運商和服務提供者在傳送層增加光鏈路的數量,提高各種應用(語音、視訊和儲存等)的資料速率。
作者: mister_liu    時間: 2012-3-6 09:20 AM
Altera的單晶片雙路100G轉發器提供完全整合各種標準的解決方案,幫助營運商和服務提供者更方便的向高密度100G傳送網路過渡。解決方案採用了性能增強Stratix V FPGA和業界最好的OTN IP,使得100G傳輸解決方案的性能超出業界任何其他採用ASSP架構或者FPGA的解決方案。Altera最新採用FPGA架構的OTN產品包括適用於傳輸應用的28-nm高性能矽晶片、業界最好的高速收發器以及OTN系統IP。! \  y/ `! R  [6 ~8 U% o  }% k% }, `
! C" k9 n: I7 _9 l+ a5 }
在OFC上展示單晶片雙路100G轉發器2 Z3 t2 Z! H1 A, O2 _
Altera在OFC上的展示採用一顆Stratix V GX FPGA,展示在光纖上承載即時100G資料流量的兩個獨立轉發器。Altera還將展示在OTN IP和28-nm FPGA技術上的最新創新。公司會在關鍵建構模組上與業界共用資訊,讓系統和設備生產廠商能夠為未來的通訊系統開發密度更高、功率消耗更低的光網路。) q" |9 z! ^; m/ o
0 y0 F) v/ V/ ?
Altera通訊業務部資深策略行銷經理Dan Mansur評論表示:「Altera致力於採用尖端的FPGA、同類最佳的收發器技術和OTN IP來支援光傳送網路。我們的量產等級單晶片100G轉發器目前應用在高階營運網路中。透過我們的雙路100G轉發器解決方案,我們能夠獲得目前解決方案無法實現的密度,進一步支援400G以及更高的資料速率。」
- C% U8 t: f  n* C0 a. }5 }6 {: X2 [  i/ d" V: g  }3 m) i
供貨資訊
: A8 W5 d2 V# x0 V5 K0 UAltera現在已經開始發售28-nm Stratix V FPGA和OTN IP。業界的第一款單晶片雙路100G轉發器目前處於早期使用階段。
作者: jcase    時間: 2012-4-6 08:00 AM
標題: Wind River為Xilinx Zynq-7000可擴展式處理平台提供軟體支援
【新聞摘要】; `7 ]4 ^" v1 W! b. Q! |5 |% m  z
        Wind River為賽靈思(Xilinx)的「Zynq-7000」可擴展式處理平台(EPP,Extensible Processing Platform)提供VxWorks以及多核心(Multi-Core)工具支援。* k2 A- F) y; o" x1 y3 R# b/ W
        Wind River軟體及工具與「Zynq-7000」平台設備的結合,將可滿足各類垂直市場對於高精密度、高效能與彈性方面的需求。
- J9 G4 g8 o) F7 ^( U; Z        Wind River將在「ESC DESIGN West 2012」大會現場展出最新研發成果。
6 f& v) T& U5 g% [
4 a9 i/ R, i9 E1 J0 F【2012年3月28日,台北訊】全球嵌入式及行動應用軟體領導廠商美商溫瑞爾(Wind River),今日宣布將針對賽靈思(Xilinx)的「Zynq-7000」可擴展式處理平台(EPP,Extensible Processing Platform)提供VxWorks作業系統平台以及Workbench支援。Xilinx「Zynq-7000」可擴展式處理平台內建以ARM Cortex-A9處理器為基礎的系統單晶片(SoC ;System-on-chip),除了兼具高效能與低功耗優勢外,也同步結合了FPGA(Field Programmable Gate Array;現場可编程邏輯閘陣列)所帶來的彈性和可擴充性。
( J$ {7 C' @' h; j5 h
  k* P) f; K9 @, M; {8 X: [Wind River目前已正式針對「Zynq-7000」可擴展式處理平台提供VxWorks即時作業系統(RTOS,Real-Time Operating System)與Workbench開發工具支援;採用該平台的客戶亦可充分獲得Wind River世界級全球支援及服務的協助。此外,Wind River也正和Xilinx共同進行Linux應用開發作業,並將在「ESC DESIGN West 2012」大會的Xilinx攤位(號碼#1708)上,現場展示針對「Zynq-7000」可擴展式處理平台的軟體支援內容。
作者: jcase    時間: 2012-4-6 08:00 AM
Wind River內負責管理VxWorks產品線的副總裁Warren Kurisu表示:「嵌入式裝置對於高階效能與高精密度設計的需求持續呈現大幅增長,為了有效滿足客戶需求,我們必須與最先進的半導體產品平台同步與時俱進。透過和Xilinx的密切合作與儘早配合,使用於Zynq-7000可擴展式處理平台的Wind River軟體及工具均已獲致完整最佳化,以協助客戶持續維持其市場競爭力,並且能夠快速推出性能優異的嵌入式裝置,特別是在嵌入式裝置與複雜的多核心運算環境結合日趨緊密,對即時作業需求也日漸升高之際,此一優勢更顯關鍵。」
' M  J5 F$ M" [3 G4 e- B
7 R6 w! p- m# L" p9 m9 X: h& c「Zynq-7000」可擴展式處理平台非常適合需要即時作業效能的系統。此平台在極具成本效益的架構下,結合了強大的ARM雙核Cortex-A9 MPCore(Multi-Processor Core)多核心處理系統,,以及Xilinx可編程邏輯的靈活度與彈性,使其可被各類應用市場廣為採用。Wind River為「Zynq-7000」可擴展式處理平台所提供的長期硬體支援,對於位處航太、國防、工業、醫療、網通等應用市場的客戶來說格外重要;包括軟體無線電(SDR,Software Defined Radio)以及其他軍用通訊技術在內的各類應用,均可透過將高效能網路設備與高速處理能力同時整合於工業控制系統中而得以實現。! b$ b5 x1 F9 k/ g

( Z, {2 L$ i9 R; zXilinx處理平台行銷總監Mark Jensen表示:「Zynq-7000可擴展式處理平台為可編程平台設計指引出一個全新方向,以極具競爭力的價格提供高效能、靈活的組態設定以及多核心處理器系統,所能滿足的應用需求已超出傳統FPGA解決方案所能實現的效益。我們和Wind River很早便已攜手合作,以確保雙方軟硬體能緊密整合。透過和Wind River這類嵌入式產業生態體系(Ecosystem)的領導廠商合作,使我們得以提供經過高度最佳化的軟硬體解決方案,好協助客戶更快切入市場。」
作者: tk02561    時間: 2012-4-18 10:11 AM
Altera任命Bradley Howe為研發資深副總裁& i$ P. }9 a4 ^8 I0 z( U8 T/ ~

0 `% D8 Z  n- x: v9 d% D& C" a2012年4月18日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,任命Bradley Howe為研發資深副總裁。對於這一個職務,Howe先生全面負責Altera矽晶片產品、矽智財資料庫和軟體產品的開發,並監督公司全球研發組織。在此之前,Howe先生是Altera的IC設計副總裁。他直接向Altera總裁、執行長兼董事會主席John Daane負責。- f1 j6 i, a' w+ X

4 u% a6 n4 T7 p2 F6 cDaane表示:「Brad在公司的10年之間,領導並發展壯大了IC設計組織,開發出了業界領先的產品。我們希望他能夠在Altera的這一個重要角色中再接再厲。」
; ~/ T1 g1 _$ M/ K) a6 A4 T8 C& R2 t% j' d8 K6 J$ Z" C
Howe表示:「在過去的10年中,我一直受到Altera致力於先進技術、促進用戶創新精神的激勵。隨著可編程設計平臺在業界的不斷拓展,我希望能夠成為公司策略和遠景發展上,不可或缺的一份子。」
- Z" z) Q) x5 W2 y' C1 t' ]2 ~+ c) q
在加入Altera之前,Howe曾在C-Cube微系統公司、Clearwater網路公司以及SandCraft等公司擔任過高階主管職位。他有28年的工程經驗,曾在Bytex、Prime Computer以及Olivetti Research等公司擔任過職務。他獲得了波士頓大學的電子工程科學學士和碩士學位。
作者: innoing123    時間: 2012-4-26 10:17 AM
賽靈思推出Vivado設計套件  面向未來十年的 “All Programmable” 元件而精心打造/ p( D9 X" U2 d& Q# ]! {% }0 o
以IP和系統為中心的全新設計套件加速可編程系統整合 建置速度提升四倍
6 @( i5 z; E4 |* m) @[attach]16227[/attach]
# B+ q  p+ u) \7 J# \! K! I- l2 a7 Z- b+ B7 H
全球可編程平台領導廠商美商賽靈思(Xilinx, Inc., NASDAQ: XLNX)今日發表Vivado 設計套件,這款以IP與系統為中心的全新設計環境,可為未來十年的“All Programmable”元件大大提升設計生產力。Vivado設計套件不僅大幅加快可編程邏輯與IO的設計,並加速可編程系統整合和採用3D堆疊式矽晶互連技術的元件、ARM處理系統、類比混合訊號與大部分IP核心之建置。Vivado 設計套件擁有強大優勢,其設計生產力是其他廠商開發環境的四倍,能克服各種可編程系統在整合與建置時的主要難題。  L" j$ {7 C4 K  S* w+ l  a

! Z# Z# H5 }' F" ~! w賽靈思公司平台開發部資深副總裁Victor Peng表示:「賽靈思累積了從2008年至今從全球客戶收集的回饋和經驗設計了Vivado設計套件,期盼其能實現客戶對更高的設計生產力、更快的產品上市時程等需求,並提供他們超越可編程邏輯元件的能力,打造可編程系統。過去12個月已有超過100家客戶與聯盟計畫(Alliance Program)的夥伴進行試用和測試,其中有採用Virtex-7堆疊式矽晶互連技術的客戶,他們期待獲得極大容量和頻寬。」
作者: innoing123    時間: 2012-4-26 10:17 AM
Vivado 設計環境2 o; `4 e3 W3 O$ `+ q
Vivado設計套件提供一個高度整合的設計環境(IDE)與新一代囊括系統級至晶片級(system-to-IC)的設計工具,所有建置都以共享式擴充資料模型和通用型除錯環境為骨幹。Vivado設計平台同時也是一個符合各種業界標準的開放式開發環境,可符合AMBA AXI互連規格、IP-XACT IP封裝元數據(metadata)、TCL語言、Synopsys Design Constraints (SDC)格式、以及其他專為使用者需求、加快設計流程而設計的規格。賽靈思藉由Vivado設計工具結合各種可編程技術,並將設計擴充至相當於一億顆ASIC的邏輯閘設計。
5 g# w, j1 n- A( @* C6 P, J: J# x# R
Vivado整合設計環境包含可快速合成與驗證C語言演算法IP的電子系統層級(ESL)設計工具、標準型演算法和RTL 級IP整合重用、所有系統建置模塊的標準型IP接合(IP stitching)和系統整合,更配備模塊驗證和擁有3倍速模擬功能的系統;此外,硬體共同模擬也同時提供100多倍的性能。以上優勢皆可讓Vivado設計套件協助解決設計整合時所遇到的難題。
2 v" m5 @$ S! y+ K; d1 U
" }' ^1 c6 f/ \為了解決建置上的難題,Vivado工具涵蓋了層級元件編輯器與電路配置規劃(floor planner)、具備優異SystemVerilog支援功能的3至15倍速邏輯合成工具,以及一個4倍速、更具決定性的電路佈線引擎(可用來降低時序、線路長度和佈線壅塞等多重變數的「成本」函式)。
作者: innoing123    時間: 2012-4-26 10:17 AM
另外,工具套件中的附加流程可讓因工程變更單(ECO)導致的改變只需重置設計的一小部分即可完成變更,同時系統仍可保持其性能。最後,利用全新共享式擴充資料模型(能在設計流程中每個階段中預估功耗、時序和面積的工具)進行即時分析,進而為自動時脈電路(automated clock gating)等整合功能進行最佳化。
1 @- O6 H! q, ^9 U! C1 k2 z, Z4 ?, u" ]  _! X+ _9 Y  F! `
博通歐洲分公司(Broadcom Europe)硬體開發工程經理Paul Rolfe表示:「Vivado設計套件與Virtex-7 2000T FPGA的結合,將會為可編程邏輯元件產業帶來一個典範轉移。藉由Vivado設計套件,Broadcom可以使用業界最高容量的FPGA進行設計,完全不需要任何手動式的佈線規劃或分區。我們非常推崇賽靈思在矽元件與軟體的各項創新成就。」
8 h$ T+ C+ s0 \6 K- i& D! A" Y
, s% L; u7 \' T供應時程5 i* o) s) L, L2 O
Vivado 設計套件2012.1版即日起開始透過先期試用計畫供貨。有興趣的客戶可洽詢各地業務代表。賽靈思今年夏天將會開放2012.2版,而WebPACK以及Zynq-7000 可擴充處理平台也將於今年推出。針對目前使用ISE Design Suite Edition的客戶,我們將免費提供新版Vivado設計套件以及IDS。針對採用7系列與先前世代元件的客戶,賽靈思也將持續提供ISE 設計套件的支援。
作者: mister_liu    時間: 2012-6-13 11:42 AM
Altera業界成熟可靠的Quartus II軟體編譯時間縮短了4倍;擴展支援28-nm FPGA
9 f2 v8 \, t" l( G% V在十多年軟體創新基礎上,Quartus II軟體12.0版進一步提高系統設計人員的效能和性能優勢
0 P  T5 v& `$ n9 q[attach]16690[/attach]
* i, ?7 B9 S$ w
; B) E9 `$ m* T( z% a. j2012年6月13日,台灣——Altera公司(Nasdaq:ALTR)今天發佈業界成熟可靠的最新版Quartus® II開發軟體,這是一套對於FPGA設計,性能和效能在業界首屈一指的軟體。Quartus II軟體12.0版進一步提高使用者的效能和性能優勢,例如,對於高性能28-nm設計,編譯時間縮短了4倍。其他更新包括擴展28-nm元件支援,包含Altera最初所支援的SoC FPGA,增強Qsys系統整合和DSP Builder工具,以及經過改進的矽智財(IP)核心等。
* {  o& T7 _0 J. g! Y( p0 g/ s# c3 K# b* u
業界最快的FPGA編譯時間
3 ^, a) x% n! I; m5 n: n4 \# CQuartus II軟體12.0版保持業界最快的編譯時間,讓用戶能夠將設計團隊資源集中在設計創新上,同時提高設計人員的效能。採用這一個版本軟體,與公司以前版本軟體相比,Stratix V FPGA使用者在編譯時間上平均可縮短35%,而Cyclone V和Arria V FPGA使用者編譯時間平均縮短了25%。
作者: mister_liu    時間: 2012-6-13 11:42 AM
擴展28-nm FPGA支援
# ^3 L7 A& q9 g( Z) VQuartus II軟體12.0版擴展了對28-nm FPGA的支援,包括,具有硬式雙核心ARM Cortex-A9處理器的Altera SoC FPGA。用戶可以選擇並開始設計多種低成本、中階和高階28-nm FPGA,新支援的功能如下所示:
' s/ p0 {' U/ h# ~# h3 g( X* P% G  [
8 c1 d8 l/ ], b0 w$ [8 [# |/ J* X•        支援Stratix V GX與Stratix V GS量產元件的編程
- T. c1 I' a1 P( ~4 Z  |o        5SGXA7、5SGXA4、5SGXA3與5SGXA5) o' o* u4 k  o. f2 y0 x8 a
o        5SGSD5與5SGSD4
. D* a0 @  K: N" d•        支援Stratix V GT FPGA的編程 " M3 J' z' _/ F9 L8 \/ N2 q( v1 S7 ?7 R) C
o        5SGTC50 w+ |3 c' U5 H# Q4 c
•        支援最大容量的Arria V GT FPGA元件7 b( E) @3 [+ q) g# x1 i& K
o        具有最終接腳輸出的5AGTD7! a" k* W: N) `, I
•        支援Cyclone V FPGA元件
) d  @; \7 K1 B8 wo        5CEA7與5CGTD7
4 r* V1 w7 c: x* U* K7 To        5CEA9、5CGXC9與5CGTD9. j0 m* G) J3 g) w
•        支援Cyclone V SX SoC FPGA的編譯 ( q8 g% p, J! h+ v1 n8 V, X
o        5CSXFC6D6
作者: mister_liu    時間: 2012-6-13 11:43 AM
Qsys系統整合工具增加了AXI-3介面支援. w. O- ^4 f  @8 p- |: C
3 P4 B  e. Z! K, R- T1 D- m
對於這一個版本軟體,Altera還在其Qsys系統整合工具中增加了對ARM AMBA AXI-3介面的支援,讓使用者能夠根據不同的標準介面,靈活的連接IP核心和IP子系統。Qsys是FPGA業界首款採用網路單晶片(NoC)技術的系統整合工具,為使用者提供了高性能互聯。這一個工具使用分層方法整合了IP功能和IP子系統,進而簡化系統開發。最新版具有多種使用方便的特性,提高系統設計人員的自動化工作程度,簡化設計重用。在www.altera.com/qsys上提供了Qsys更詳細的資訊。
  O$ U! y9 ^' x1 Q! Z. }$ Y
; Z' b1 E6 @1 }( {* D# xQuartus II設計套裝的其他特性包括:
7 I  L7 F2 Y. y* v$ V  E1 z2 y! L& h6 O
6 v8 n9 _! D& i•DSP Builder 12.0版新的數位訊號處理(DSP)支援——透過系統主控台,與MATLAB的DDR記憶體進行通訊,並具有新的浮點功能,提高了設計效能,以及DSP效率。
5 b. n# J( p' k•經過改進的視訊和影像處理(VIP)套裝以及視訊介面IP——透過具有邊緣自我調整演算法的Scaler II MegaCore功能,以及新的Avalon串流(Avalon-ST)視訊監視和追蹤系統IP核心,簡化了視訊處理應用的開發。
! q6 [0 u0 H5 t# [0 v•增強收發器設計和驗證——更新了Arria V FPGA的收發器工具套件的支援,進一步提高Stratix V FPGA收發器資料速率(14.1 Gbps)。
作者: mister_liu    時間: 2012-6-13 11:43 AM
Altera公司產品和企業市場副總裁Vince Hu評論表示:「從設計規劃到編譯實施,Altera透過Quartus II軟體進一步簡化了設計過程。採用我們的12.0版軟體,使用者可獲得更快的編譯時間,以及擴展元件支援的優勢,滿足當前的系統性能需求和效能要求,特別是28-nm設計工程。」
) }; R9 I* _& i$ ^) y7 w" S' J+ s' m7 @6 m3 Y" ~, I/ K. }6 U' |
Quartus II軟體簡介# ]! c/ y* [' n' A* J; l

7 p( J* N  m* {0 a+ S! z8 EAltera的Quartus II軟體提供的設計套裝含有業界最好的工具和功能,提高了FPGA設計人員的效能。設計環境提供尖端的合成和佈局佈線演算法,以及高階DSP設計和系統整合工具,包括多種經過預先驗證的IP核心等,支援FPGA設計人員滿足嚴格的產品及時面市目標。開發套裝支援所有的FPGA設計過程,從設計輸入,到時序收斂,直至驗證。
' `8 \( ^9 B+ f; l4 I
: c9 A7 O& d3 o6 S; t2 ~: {" i1 K價格和供貨資訊
5 E* F6 X+ _% O& P" ]; q4 i" g現在可以下載Quartus II軟體12.0訂購版和免費的網路版。Altera的軟體訂購程式將軟體產品和維護費用合併在一個年度訂購費用中,簡化了獲取Altera設計軟體的過程。Quartus II軟體訂戶可以收到ModelSim-Altera入門版軟體,以及IP基本套裝的全部授權,它包括15個Altera最熱門的IP(DSP和記憶體)核心。一個節點鎖定的PC授權年度軟體訂購價格為2,995美元,可以透過Altera eStore來購買。
作者: mister_liu    時間: 2012-7-19 11:28 AM
賽靈思首批Artix-7 FPGA正式出貨 為可攜式與小型產品樹立全新效能標竿  以最低的功耗與成本樹立全新FPGA效能標準
  }" _/ J2 y8 {( I+ G9 m6 J[attach]16987[/attach]$ V. ~  s3 h9 G0 Q
# z. K9 L- u4 @3 {; G( _/ w
All Programmable FPGA、SoC和3D IC的全球領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)今天宣佈旗下首批Artix™-7現場可編程邏輯閘陣列(FPGA)正式出貨。這款新元件將FPGA技術的觸角延伸至那些小型、低成本可編程元件、但效能以往卻只有Virtex® FPGA才能滿足的高效能應用領域。不論是可攜式醫療設備、掌上型無線電設備、小型基地台,或是眾多採用各種技術架構的先進專業級應用,客戶現在都能利用高階的All Programmable FPGA功能,持續開發新產品並擴充市場版圖。
7 {9 \  ?# L+ L4 F+ U9 ?/ g% ?1 G- b6 D
對於以先進功能取勝的可攜式應用而言,Artix-7元件能為可攜式應用提供最佳的系統效能、節電功能、小巧體積和低成本等優勢。隨著首批Artix-7 A100T元件開始出貨後,意謂著所有賽靈思的7系列和Zynq™ 7000系列產品都已邁入晶片出貨階段,也是賽靈思推出28奈米世代元件以來另一個重大里程碑。   # d3 I# ^9 @$ |9 k1 t- f
+ p4 P. E- u+ Y, v0 M
賽靈思公司FPGA平台行銷總監Dave Myron表示:「賽靈思針對各種先進的應用推出Artix-7系列產品。Artix-7元件進一步拓展源於Spartan®系列的低成本產品陣容,Spartan®系列產品在3D電視、車用資訊娛樂、工業控制和行動醫療裝置等應用範疇都已經扮演了關鍵的角色。  」
作者: mister_liu    時間: 2012-7-19 11:28 AM
賽靈思28奈米系列產品採用台積電高效能/低功耗(HPL)製程技術,Artix-7系列因而能以最低功耗的前提下,突破許多效能極限。這也意謂著客戶可以透過Artix-7元件,讓軍用軟體無線電系統等各種電池式的應用達到低總功耗的表現。相較於同類競爭解決方案,Artix-7元件可降低35%的功耗;而且客戶可將最新的加密IP與數據機功能整合到單一晶片中,進而能在降低物料清單成本的同時滿足尺寸的要求。此外,本系列中最大型的元件整合了豐富的DSP功能,可以提供1,306 GMAC的訊號處理效能,能處理各式各樣的寬頻波形,其支援波形的種類數量比其他競爭產品足足多3倍以上。   
* Q. r5 ^8 M- m  F0 n; U( x# B5 [( B- E  }
相較於前一世代的元件,Artix-7 系列的靜態功耗降低65%,動態功耗降低50%,並提供16個6.6 Gb/s收發器,協助可攜式超音波設備製造商的產品達到最高的影像解析度,以符合JESD204B高速序列介面標準的規範。同時,在實現128通道波束形成器的過程中,Artix-7可以延長電池使用壽命,滿足安全標準要求,並比使用其它FPGA元件節省40%的功耗。
6 Z3 I* b' p- w3 `% y- g! |) O' ?+ {% ?# C# J
對於全球各地支援4G技術的微波回傳設備製造商而言,Artix-7 元件讓研發業者能把各種數據機與封包處理功能整合到單一元件內,並達到最高的每瓦效能,並提供智慧型頻寬配置。通訊市場最終極的「神聖」目標乃將基地台的功能整合在單一晶片中,而Artix-7元件則可為設備製造商帶來前所未有的整合度與靈活的可編程能力,讓客戶可在市場成長速度遠超於標準化速度的環境中脫穎而出。   - [9 G0 O7 C- R/ v, c

7 ~  |6 W1 N: I: {. x1 _! N在賽靈思最新公佈的兩部展示影片中,Artix-7元件展現了6.6 Gb/s收發器的穩定效能、支援各種DSP應用的功能、以及此系列元件包含的各種超低功耗特性。展示影片、新版白皮書、以及其他資源均可瀏覽Artix-7 專屬網頁。 " p) [. U5 H- ~& g$ k( F1 m
  q  p/ o5 b+ v# y
供貨時程 6 W9 H, k/ i: c2 x1 r7 Z- P
賽靈思即日起開始供應首批Artix-7 A100T FPGA,預計將於2013年第1季開始量產供貨。系統設計業者即日起可運用各款賽靈思設計工具著手進行Artix-7系列的設計案。
作者: globe0968    時間: 2012-7-27 03:31 PM
賽靈思新一代Vivado設計套件首度公開應用 讓C語言與RTL系統轉換的建置速度加快四倍,並可提升15%效能
" L6 Q' w6 n) G' D6 D  k$ N" m" M' d% ` [attach]17028[/attach]
9 ^8 V: ~  \) q, Z! X' F
/ p) d0 C8 W4 w1 k) sAll Programmable FPGA、SoC和3D IC的全球領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)今天宣佈首度開放其新一代設計環境Vivado Design Suite,並為保固期內的ISE® Design Suite客戶免費提供Vivado™ 設計套件2012.2版本。這次全面發佈分為兩階段:第一階段的目標在於加快C語言與RTL系統轉換的建置速度,而第二階段則是加速系統級的功能整合。Vivado設計套件2012.2版本不僅提供一個高度整合的設計環境(IDE),更具備完整的新一代系統至晶片級(system-to-IC)設計工具,其中包括:高階合成、具備業界最佳SystemVerilog支援的RTL合成、創新的分析型佈局與繞線、以及以SDC為基礎的先進的時序引擎,可將建置速度提升四倍,並能協助研發業者大幅提高設計生產力。 ( }! U+ U& ]8 S! ]+ N# i( b
3 r  A6 \2 p- [! S
Vivado 設計套件加速RTL的系統建置
2 x4 S" _) }/ t4 S8 c; l: H( F8 v5 e
有鑒於現今設計的規模與複雜度,研發人員面臨許多設計挑戰,常常無法達到自動完成設計的目標。Vivado 設計套件 2012.2版本的佈局與繞線技術採用各種分析技巧加快建置週期,為佈線壅塞、總線路長度與時序等多重與同步設計的方法進行最佳化。對於複雜的設計案,Vivado 設計套件 2012.2版本將能提升15%的效能。相較於ISE設計套件,Vivado 設計套件2012.2版本在速度方面領先1個速度等級,同時和競爭元件相比,Vivado 設計套件 2012.2版本在中階產品系列可帶來超過3個速度等級的高效能優勢,同時在高階產品系列提供了更好的的效能功耗比,更能夠為各系列的低成本產品帶來更佳的效能。
, Y2 q4 }! j$ F+ H7 W: j# S5 n4 Y' z9 S+ V8 g: @! t3 c0 e0 \
EVE公司執行長、總裁暨創辦人Luc Burgun表示:「能夠成為其中一個Vivado設計套件先期試用計劃成員,我們非常高興看到賽靈思將ASIC等級的工具帶到FPGA產業中。Vivado設計套件具備先進的佈局與繞線演算法,以及精密的設計分析環境,能大幅提升設計生產力,並為我們的產品上市時程帶來莫大的優勢。」
作者: globe0968    時間: 2012-7-27 03:31 PM
Vivado 設計套件加速C語言的系統建置
: I$ A7 W* [! w+ n+ y
& ?- |) D- \+ M0 S6 }賽靈思延續在電子系統級(ESL)設計的領先優勢,針對所有All Programmable 7系列FPGA和Zynq™-7000 EPP SoC元件推出Vivado高階合成(HLS)方案。目前仍在保固期內的ISE Design Suite DSP Edition與System Edition的客戶可免費使用Vivado HLS。設計人員可將其C語言、C++或System C語言編寫的程式碼合成為RTL語言,為複雜的演算法快速了解各種建置架構。Vivado HLS亦藉由建構快速模擬模型來整合系統生成工具,讓客戶快速開發視訊、成像、雷達和基頻無線電等各種應用。Vivado HLS不僅加快演算法的建置,更可將驗證時間縮短1萬倍,並可支援RTL微架構分析,藉以改進系統效能。  
& f/ Y# @& g5 A- }7 p6 G6 P3 K/ q1 r% y  [5 L
中興(中國)通訊公司中央研究院數據中心總工程師劉衡祁表示:「在FPGA設計方面,我們一直使用C語言來開發系統層級模型,用來驗證關鍵的演算法與架構。然而,我們一直面臨一個問題:如何能快速並有效率地把C語言程式碼轉換成硬體描述語言的格式?而賽靈思Vivado 的高階合成方案正可協助我們解決這個問題。我們最近採用C語言來執行一項關鍵演算法,並使用Vivado 高階合成方案成功地把C程式碼轉換成Verilog。我們見證了賽靈思元件優異的功能與效能表現,合作成果也顯示Vivado高階合成方案在FPGA設計流程中非常實用。」
作者: globe0968    時間: 2012-7-27 03:32 PM
整合與賽靈思聯盟計畫 (Xilinx Alliance Program)& U; t4 R' o( `. U/ d7 x+ C$ ]# F1 O

0 R3 b9 K" K7 `0 @7 Y為進一步提升設計生產力,賽靈思持續與不斷增加的聯盟計畫的主要成員加強合作,確保各款IP核心均通過驗證,而各種設計工具都能及時推出以輔助ISE設計套件與Vivado設計套件工具。這樣的合作關係對於Vivado設計套件第二階段的發佈也相當重要,其中包含Vivado IP Integrator(一個互動式設計與驗證環境)和Vivado IP Packager,並提供所有限制資訊、測試程式和相關文件,協助賽靈思、第三方IP廠商和終端客戶將核心、模組和已完成的設計整合成一個封裝。
% v( k) h6 t5 E! w, _# U! _: \9 F
$ A# a. G. X4 N; e! w供應時程 - }2 w1 c% C6 R' n0 y0 z

+ ~1 H6 x3 d% b, ~針對尚在保固期內的 ISE Design Suite Logic Edition與Embedded Edition客戶,賽靈思將提供新版本的Vivado 設計套件,而ISE Design Suite DSP Edition與System Edition的客戶則會收到Vivado Design  Suite System Edition,且不需支付額外費用。
: e" P( P/ Q4 P- A  O* t  ]3 u( b, a4 Q% P% F
賽靈思將於明年初Vivado 設計套件第二階段的發佈中,將加入新功能與方法,加速系統整合的時間。請至Xilinx.com下載ISE設計套件與Vivado設計套件的最新版本。同時,客戶亦可上網報名Vivado設計套件的訓練課程。
作者: amatom    時間: 2012-10-24 02:35 PM
賽靈思推出最新Vivado設計套件   讓設計生產力加乘加倍
9 N5 e" [% g3 Q/ P% }全新多功能執行佈局與繞線技術及參考設計 縮短All Programmable 7系列FPGA建置時間  
8 O+ e  l: `; _2 W# o: j$ E- E
+ S+ w, X5 n- A& y, O       All Programmable FPGA、SoC和3D IC的全球領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX) 今天宣佈推出Vivado™設計套件2012.3版本,首次為採用多核心處理器工作站執行Vivado設計套件的客戶提供全新功能,加上全新的參考設計,可大幅提升設計生產力和加快建置速度。
2 L! o0 ^6 u5 ^+ A5 i+ h0 a  E5 V# x: u) n5 D+ p) h
       賽靈思公司設計方法資深行銷總監Tom Feist表示:「我們持續關注所有客戶在生產力方面相關的問題,而且會在賽靈思每次發佈新一代設計環境時針對設計生產力提供加強功能。賽靈思的All Programmable 3D IC中有多達2百萬的大量邏輯單元,而且Vivado設計套件有許多協助設計人員加快產品上市時程的方法,其中一項是為客戶縮短設計的時間。」 2 U8 W& ^8 }2 X! w! a! H, x$ F

' m/ O  S6 b' C: Y6 f        Vivado設計套件在今年四月推出以來,已讓複雜設計的C語言與RTL系統轉換的建置速度加快4倍,同時可比ISE設計套件在速度方面領先1個速度等級,以及比同等級競爭元件快3個速度等級。而全新的多功能執行佈局與繞線技術,更讓這個賽靈思新一代設計環境的最新版本在多核心工作站上執行時,大幅提升生產力──Vivado設計套件在雙核心處理器工作站上執行時,其運作速度可提升1.3倍;而其在四核心處理器工作站上的執行速度更可以提升1.6倍。
作者: amatom    時間: 2012-10-24 02:35 PM
All Programmable 7 系列FPGA目標參考設計  r3 G  ?, q8 i3 P( g' [9 I

, s# ~& e" [7 R       隨著Vivado設計套件2012.3版本的發佈,賽靈思可擴充其支援Kintex™-7 和Virtex®-7系列 All Programmable FPGA的目標參考設計 (TRD)陣容,協助設計人員進一步提升設計生產力。目標參考設計具備預先驗證、效能最佳化的架構設計,而且可讓設計人員針對客戶的客製化需求作修正。
+ K8 {$ {3 o/ p) V
* r: ]7 ^2 C: {·         Kintex-7 FPGA基礎目標參考設計透過高度整合的PCIe®設計展現了Kintex-7 FPGA 的功能,而高度整合的PCIe®設計則運用效能最佳化的DMA引擎和DDR3記憶體控制器提供10 Gb/s的端對端傳輸速度。
& G3 l/ L: I7 h+ {# ^0 b. ]( [0 X: X4 X9 _+ `, n
·         Kintex-7 FPGA連結目標參考設計提供高達20 Gb/s的單向傳輸速度,其搭載了雙網路介面卡(NIC) 、Gen2 x8 PCIe端點、多通道封包DMA、DDR3緩衝記憶體、 10G乙太網路MAC,以及符合10GBASE-R標準的實體層介面。
$ X4 n+ `' T# a4 _+ l) {4 A; O6 _2 Y/ E5 y
·         Kintex-7 FPGA嵌入式目標參考設計提供了一個完備的處理器次系統,內含GbE、DDR3記憶體控制器、顯示控制器,以及其他標準處理器週邊功能等完整功能。# P; G6 N( `+ p% r5 |

4 Q/ Q; p/ x4 d5 R' [·         Kintex-7 FPGA DSP目標參考設計包含了具備運作時脈可超頻高達491.52 MHz的數位升/降頻轉換功能的高速類比介面。
! v5 Z- w& x- h& W
/ h5 Q% O3 N) c 全新Vivado設計套件供應時程( K6 O3 o9 \- t$ ?
3 {4 ^& t  K) ]. \; n2 w! U
       賽靈思將針對尚在保固期內的ISE設計套件邏輯版本和嵌入式版本客戶提供Vivado設計套件,而ISE設計套件DSP版本和系統版本客戶則可獲得Vivado設計套件系統版本,其中包括Vivado高階合成工具,客戶皆不需要支付額外費用。
作者: mister_liu    時間: 2012-11-6 01:36 PM
Altera宣布業界首款支持FPGA的OpenCL工具──進一步加速FPGA在異質系統中的應用
6 E- ]% G- M/ c/ d* |OpenCL軟體開發工具可讓開發人員獲得FPGA在效能與電源效率上的優勢$ R8 G; ]  q, P

4 p2 }+ n  B1 F6 K. x2012年11月6日,台灣──Altera公司(Nasdaq:ALTR)今天發表FPGA產業中首款OpenCLTM(開放運算語言)軟體開發套件(SDK),可以結合FPGA中大量的平行架構來搭配OpenCL平行編程模型。該開發套件允許系統開發人員與熟悉C語言的程式設計人員,能夠快速與輕易地使用高階程式語言來開發高效能、高能源效率的FPGA架構應用。Altera的OpenCL軟體開發套件讓FPGA能夠與主控處理器協同運作,以加速平行運算的速度,相較於另一種硬體架構,則僅需其一小部分的功率消耗。Altera將在SuperComputing 2012展覽會的430攤位展示在FPGA中使用OpenCL所帶來的效能與生產力效益。
* _' F: R* }% Z3 ^, x& Z9 q  h0 @' M: F( F" }8 I
Altera產品與企業行銷副總裁Vince Hu表示:「業界想要加速系統效能的方法,大多是從將單核心CPU提高頻率,然後演進到使用多核心CPU,再來則是使用平行處理器陣列。這種演進方式引領我們開發出當今現代的FPGA,內含有經過淬煉、大量的平行數位邏輯陣列架構,可以平行地執行運算任務。我們的OpenCL軟體開發套件讓客戶可以易於採用FPGA,並運用元件所能提供的效能與電源效率。」5 j2 A/ U9 I  x- ?( l

) P; @8 n$ |) |7 M! TAltera OpenCL軟體開發套件的設計流程6 Q. S7 u) {, s8 C/ X/ A8 ?: b
OpenCL是一種開放的、免權利金,可用於包括CPU、GPGPU與FPGA、硬體加速器等跨平台平行編程標準。Altera OpenCL軟體開發套件為硬體與軟體開發提供一種具一致性、高階的設計流程,可將典型的硬體設計語言(HDL)流程中的耗時工作加以自動化。OpenCL工具流程可自動地轉換OpenCL核心功能到客製化的FPGA硬體加速器中,增加介面矽智財(IP)、建立互聯邏輯與產生FPGA編程檔案。軟體開發套件包括在CPU中進行主程式執行時,可連結到OpenCL應用程式介面(API)呼叫的函式庫,透過自動化地掌控這些步驟,設計人員能夠更專注他們的開發精力在定義與疊代他們的演算法則,而不是花時間在設計硬體。
作者: mister_liu    時間: 2012-11-6 01:36 PM
OpenCL程式碼的可移植性讓使用者可以依據應用需求的演進,來轉移他們的設計到不同的FPGA或是SoC FPGA之中。在搭配SoC FPGA時,CPU主控端可嵌入到FPGA之中,提供單晶片的解決方案,相較於使用兩個獨立的元件,將可在CPU主控端與FPGA之間,大幅地提供更大的頻寬與更低的延遲。
* n" e; }, W  I6 M# F- ~
$ f; T7 T5 Q' u! y* w& ~在異質平台中使用FPGA來萃取出最大的平行處理能力9 u" \# r1 i! g5 C( }
Altera OpenCL軟體開發套件能夠讓程式設計人員借用在FPGA中所具有的大量平行的、經過淬煉的架構,以加速平行運算速度。不同於CPU與GPGPU,平行執行緒可以跨越核心的陣列來執行,FPGA可以讓核心功能可以使用管線平行處理的概念,以多重執行緒的方式轉換成特定的、深度管線化的硬體電路,這些管線每個都可以被多次複製,透過允許多重執行緒以平行方式來執行,以提供更多的平行處理能力。如此一來,採用FPGA架構的解決方案,相較於另一種硬體實行方式,可以提供每瓦超過五倍的效能。7 i: J) T9 N( N7 z
) H5 @2 B/ Q1 X
Altera與數家電路板合作夥伴一起工作,可提供商用現成的電路板解決方案給客戶。目前,來自BittWare與Nallatech的電路板是專門設計來支援Altera OpenCL。其他額外的第三方電路板將會在未來軟體開發套件發行後提供支援。$ `% @* t+ l, b$ I; N; Q

  H. W8 r" T, \2 mAltera執行了多種評估測試,顯示出在FPGA開發中使用OpenCL框架,將可獲得生產力的節省與效能及電源效率的提升。依據早期的評測,以及與各種市場的客戶一同合作,軟體開發套件可協助客戶在視訊處理應用中減少數個月的開發時間,並在另一個客戶的財務應用中,相較於採用CPU,提升了九倍的效能。( b7 j$ A+ t/ {0 v7 z3 n
; e- P9 I+ r& M) M' ^5 }, e$ x8 D6 F7 Z
供貨現況! @: S$ }& J# z2 r$ `8 `& B
Altera OpenCL軟體開發套件已經量產, 客戶可以透過早期採用計畫來獲得。
作者: ranica    時間: 2012-11-20 11:01 AM
Altera Quartus II軟體12.1版借助強大的高階設計流程,加速系統開發7 L4 F6 _' b0 e7 V2 p4 n( }1 d, x
增加Altera針對OpenCL的軟體開發套件(SDK)到Altera的高階設計流程中,可增強設計人員的生產力,提高系統性能
0 @1 \$ V% f' g7 ^; I
& E7 X' `! X% J9 z7 o2012年11月20日,台灣——Altera公司 (Nasdaq:ALTR)今天宣佈,推出Quartus® II軟體12.1版——這是一套在CPLD、FPGA、SoC FPGA和HardCopy® ASIC設計方面,性能和效能在業界首屈一指的設計套件。這一套最新版軟體透過繼續簡化硬體開發工作,來強化Quartus II軟體的高階設計環境,因此使用者可以從Altera元件廣泛的先進功能中獲得效益,來最大化生產力。Quartus II 軟體12.1版增強了對高階設計流程的支援,含有針對OpenCL™的軟體開發套件(SDK),並同時增強它的Qsys系統整合工具與DSP Builder模型架構設計環境。此外還包括了許多增強功能在最新發表的軟體中,像是局部重新配置設計流程、新的矽智財(IP)核心,以及對28 nm FPGA與SoC FPGA的延伸支援。這些增強功能進一步讓使用者能夠使用Altera®元件,快速地進行設計、實行與進入市場。
: C7 R6 y% {7 p
0 e! T8 [% v' a% N  W6 B採用高階設計工具加速系統開發
( x# ]+ f" |0 cAltera所提供的高階設計工具,包括系統層級C語言、IP架構以及模型架構的設計輸入系統。這些工具支援並簡化了當今高階可程式設計系統的開發,像是包括CPU核心、數位訊號處理(DSP)模組以及多個IP子系統。增加了針對OpenCL的軟體開發套件,熟悉C語言的系統開發人員和程式設計人員能夠使用開放式高階程式設計語言,迅速方便的開發高性能、高功率效益、採用FPGA架構的應用。針對OpenCL的軟體開發套件降低了硬體設計的複雜度,支援熟悉C語言的軟體程式設計人員針對FPGA進行開發。
' ^' _" U# C3 u, W1 I2 ?- ~
  s2 l5 U7 F8 Y1 q增強了的Altera Qsys系統整合工具和DSP Builder工具,可進一步強化用戶的設計效能,提高系統性能。Qsys具有對業界標準的ARM® AXI3與AXI4通訊協定的延伸支援,並且DSP Builder還提供7種不同的浮點精度的延伸支援,包括,IEEE 754半精度、單精度和雙精度支援。為了更進一步簡化系統設計,最新發表的Quartus II軟體包括一個可實現高速晶片至晶片封包傳輸的100G Interlaken IP核心,以及支援視訊處理應用的新視訊蹤跡監控IP核心。
作者: ranica    時間: 2012-11-20 11:02 AM
Altera的DSP和IP市場軟體總監Alex Grbic評論表示:「隨著矽晶片融合趨勢的發展,FPGA持續整合了越來越多的功能,Altera的開發工具透過提供像是OpenCL這類的更高階設計抽離方式,來大幅地增進設計人員的生產力。Altera持續在提供領先業界的開發工具與IP上擔任開路先鋒,提供我們的用戶以最快的方式將構思實現為系統。」' j2 C8 u9 c" f8 n# S
' u5 E( D& I+ ]* A% c1 y6 L
Quartus II軟體12.1版套裝包含首次發佈的Altera針對Stratix® V FPGA新的部分重新配置設計流程。透過重新配置功能,在FPGA設計其他部分還在運行時,能夠靈活的隨時改變元件的核心功能。設計人員可將不同的功能儲存在外部記憶體中,需要時再將其載入到FPGA中,讓客戶能夠在系統中使用更小的FPGA,節省了電路板面積,並降低了功率消耗。
1 C# S. X4 _: f0 v( B* ]! t4 h& ~& p4 q) F8 c$ h
Quartus II軟體12.1版也含有多種附加的增強功能,包括對新元件的支援。這一套版本軟體支援許多新的28 nm Stratix V、Arria® V和Cyclone® V FPGA,以及SoC FPGA,還包括對Arria V GZ FPGA的全面支援。
4 T8 `9 @+ \: T7 D- P4 z2 ?7 @" M, K8 K7 W0 L% E" Z; \% B
價格和供貨資訊+ C2 e* ]9 e! G6 i& N
現在可以下載訂購版和免費網路版的Quartus II軟體12.1版。Altera的軟體訂購程式將軟體產品和維護費用合併在一個年度訂購費用中,簡化了獲取Altera設計軟體的過程。Quartus II軟體訂戶可以收到ModelSim®-Altera入門版軟體,以及IP基本套裝的全部授權,它包括15個Altera最流行的IP(DSP和記憶體)核心。一個節點鎖定的PC授權年度軟體訂購價格為2,995美元,可以透過Altera eStore購買。請聯繫您當地的Altera業務代表,目前透過早期試用計畫向客戶提供針對OpenCL的軟體開發套件。
作者: ritaliu0604    時間: 2013-5-7 01:24 PM
Altera開始廣泛提供支援OpenCL的SDK以及現成的電路板,為軟體程式設計人員打開了FPGA新世界
0 C3 @- Y" z  k6 OAltera的OpenCL SDK生態系統包括開發板,實現了高功率效益、高性能異質架構運算解決方案" ~" [/ B; \  a. \; [* _
2 Z% W  V( c( h2 I1 h' J$ [
2013年5月7日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,開始廣泛提供支援OpenCL的SDK(軟體開發套件),支援第三方協力廠商量產電路板。8 P; A/ k4 |5 V+ F

4 |! z" h$ I# N- v& n* c* e9 t提供支援OpenCL的SDK,讓軟體程式設計人員可以使用高性能可程式設計邏輯元件。今天同時發佈的新聞還有,Altera宣佈優選電路板合作夥伴計畫,支援第三方電路板供應商與Altera密切合作,讓這些供應商可以設計實現採用Altera可程式設計元件的最佳量產電路板。透過優選電路板合作夥伴所提供的第三方電路板,以及支援OpenCL的SDK,軟體程式設計人員可以很容易地使用高階程式語言來實現高性能FPGA設計。! g" u1 `5 Z; M

' _6 k9 g2 o; `* Z! |4 qAltera支援OpenCL的SDK可讓軟體程式設計人員編寫他們的OpenCL程式碼,發揮FPGA強大的平行架構的優勢。與其他硬體架構相比,軟體程式設計人員可以極低的功率消耗,在FPGA中實現很高的性能。
; B. o- |5 U( G1 E; c4 ]+ j' z3 Y/ F! g. N, W0 f6 c
IBM電力系統副總裁Robert L. Swann評論表示:「由於FPGA支援平行處理,因此,對於需要即時性能的特殊伺服器工作負載,這種平行處理非常關鍵。我們非常高興的是,我們的客戶現在可以使用Altera支援OpenCL的SDK,在電力系統中充分發揮這一種技術的優勢。採用這一種標準架構的方法,我們的客戶可以利用廣泛存在的商用生態支援系統以及研究成果,加速實現新出現、需要大量運算的工作負載。」' q! ~/ t5 V: J( N" j* `+ A) h
2 k0 K4 c3 l. R, r: e
支援OpenCL的SDK被設計用於提高需要大量平行運算應用的系統性能,包括,金融、軍事、廣播、醫療以及各類其他市場。Altera的OpenCL解決方案由可靠的生態系統提供支援,包括電路板合作夥伴、設計合作夥伴、軟體工具和大學合作等。Altera及其合作夥伴為開發人員在FPGA中實現其OpenCL設計提供必要的工具、硬體、函式庫、參考設計和設計資源,協助他們縮短了產品上市時間。
作者: ritaliu0604    時間: 2013-5-7 01:24 PM
Altera支援OpenCL的優選電路板合作夥伴計畫保證了協力廠商量產電路板非常適合目前的Altera元件架構。在計畫中,最初的優選電路板合作夥伴包括BittWare、Nallatech和PLDA,今後還會有更多的電路板合作夥伴加入。
) J+ }9 u5 W' S2 iBittWare銷售和行銷資深副總裁Darren Taylor評論表示:「多年以來,Altera和BittWare合作及時實現了高階訊號處理電路板層級解決方案,極大的降低了我們共同客戶的技術風險。利用Altera最新的硬體技術,這包括支援OpenCL的SDK,我們大幅度降低了運算、金融和軍事市場應用的複雜度。」
$ T7 x5 B( ]# r7 ]0 Q6 l- Q* F% G2 Z7 h
Nallatech創始人兼總裁Allan Cantle表示:「OpenCL的實現非常適合Nallatech的硬體加速計算解決方案。如果客戶需要在異質結構平台上實現FPGA,可以直接購買我們的介面卡,或者使用預先整合在領先供應商的高容量伺服器和刀鋒伺服器中的介面卡。客戶使用Altera支援OpenCL的SDK開發高性能運算應用時,與傳統的運算架構相比,能夠極大的提高每瓦性能,同時大幅度降低了成本。」
0 V6 R7 X; G/ K; {  F, P
. B# O' U3 z- c3 Y9 m* `, @; nPLDA副總裁兼CTO Stephane Hauradou評論表示:「PLDA一直成功的支援Altera客戶實現他們的高性能應用。會有越來越多的軟體發展人員受益於支援OpenCL的SDK,他們現在可以充分利用Altera的尖端解決方案。」: `0 {2 [0 n% }# \3 ]
$ n) E) i9 ?$ ?8 E) {& f- n
價格和供貨資訊* q  T$ R7 ~9 o: U( d
現在可以在Altera網站上下載支援OpenCL的Altera SDK。對於一個節點鎖定的PC授權,支援OpenCL的SDK年度軟體訂購的價格是995美元。關於OpenCL的Altera優選電路板合作夥伴計畫及其合作夥伴的其他資訊,或者希望瞭解所支援的所有電路板的詳細資訊,並進行購買,請瀏覽Altera網站的OpenCL部分。
作者: amatom    時間: 2013-5-23 02:37 PM
Altera Stratix V GX FPGA實現了與PCIe Gen3的相容,名列PCI-SIG Integrators名錄
  d4 f; r0 e; o! z# o現在可以為Stratix V和PCIe Gen3解決方案提供新的Altera DMA參考設計  [: x! Z) Y& X" @: w% _

  q- q6 u! t- B, B& u: Z& H2013年5月23日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,其28 nm Stratix® V GX FPGA已經收錄在最新的PCI-SIG® Integrators名錄中,符合PCI Express®(PCIe®)3.0規範(Gen3)要求。在最近的PCI-SIG實驗室測試中,Stratix V GX FPGA成功通過了全部PCI-SIG相容性和互通性測試,包括Stratix V在內的所有三代元件都被收錄在PCIe Integrators名錄中。Cyclone V和Arria V元件含在1.1(Gen 1)和2.0(Gen2)名錄中,Altera全系列28 nm元件所有三代產品現在均通過了PCI-SIG的PCIe相容性認證。
) J# l8 H5 w! c; P( h, |' z' X* y2 I/ k1 m
今天同時發佈的還有,為滿足Stratix V客戶無縫快速設計PCIe Gen3解決方案的需求,開發了Altera直接記憶體存取(DMA)參考設計。Stratix V GX FPGA為PCIe Gen3應用提供了增強通訊協定堆疊,這些應用對頻寬要求非常高,要求以較低的成本和整體功率消耗來實現系統整合,提高靈活性。6 x( D+ Y& `9 I6 x
" o1 I6 t; U  ~9 {2 ]
Altera產品行銷資深總監Patrick Dorsey評論表示:「Stratix V FPGA被PCIe Gen 3 Integrators名錄收錄表明我們的高性能元件非常成功。高性能Stratix V和PCIe Gen3能夠一起無縫工作,需要它們的客戶現在可以充滿信心的設計系統。此外,我們新的DMA參考設計簡化並加速了高性能PCIe Gen3x8硬體的開發。」
作者: amatom    時間: 2013-5-23 02:37 PM
Altera DMA參考設計重點突出了需要PCIe Gen3x8的Stratix V設計的功能。透過展示理論最大峰值頻寬,參考設計證明Altera的Gen3解決方案幾乎能夠實現Gen3系統的全部頻寬,或者Gen3資料速率。而且,透過展示高達11 GB/秒的同時讀/寫操作,設計顯示了客戶在實際實現時能夠使用多大頻寬。DMA參考設計的特性包括:
1 Z' m( z3 y/ Q9 d6 {# f9 v
: N2 q) c' e% E7 v/ D2 }•        與實例設計一同工作的Linux驅動程式
, ~' z9 d/ L: Z: i5 k; s, [, s•        峰值輸送量(250MHz時,256位元142週期)" o  h5 l- a' |- \. T4 I0 B. y
•        7.1 GB/s:背到背Tx記憶體寫入256位元組負載
9 ^$ @5 h4 V. N* B0 a( v•        7.0 GB/s:背到背Rx讀取完成輸送量
# A: X, P. K5 o: y* [9 h# z•        同時讀/寫操作:11.4GB/秒
' G9 _; f& r" ]6 c' X支援PCIe Gen3的Altera Stratix V GX FPGA5 H. X% s1 h; B: B, n/ G

, n& f5 x$ H3 v% @( m0 VStratix V FPGA具有四個硬式核心PCIe Gen3x8矽智財(IP)模組。PCIe Gen3 IP模組支援x1、x2、x4和x8通路配置,每個通路傳送速率高達8-Gbps,與前一版本的Gen2 x8相比,使用Gen3 x8通路,輸送量提高了兩倍。與相應的軟式核心實施方案相比,Stratix V FPGA中的PCIe IP硬式核心模組節省了100,000多個邏輯單元。硬式核心PCIe Gen3 IP模組將PCIe通訊協定堆疊嵌入到FPGA中,包括了收發器模組、實體層、資料連結層和工作階段層。Stratix V FPGA的PCIe Gen3 IP支援PCIe基本規範Rev 3.0、2.x和1.x。
& u/ K& [8 K# U3 g- q9 K8 s, g1 d) i& ^3 p- [
Altera提供其全系列產品全面的PCI-SIG相容解決方案,這些產品經過最佳化滿足了關鍵應用需求。這些解決方案包括支援端點、橋接、交換和根埠功能的可配置PCIe IP核心和開發板。" D$ m& C& x$ f, Y9 L
供貨資訊! C# A2 k6 \3 }1 y4 @5 a/ o! A
Altera Stratix V GX FPGA目前已經開始成品發售。Quartus® II軟體13.0版下載中提供DMA參考設計。
作者: mister_liu    時間: 2013-6-13 02:51 PM
美高森美量產SmartFusion2 SoC FPGA器件並提供功能齊全的開發工具套件$ V  H* i& W" X! p" p, q
提供前所未有的整合了主流FPGA特性以及先進的安全性、可靠性和低功率
' R$ F% J; y8 j4 E- i, e
' P2 f/ J- X" H) k# E功率、安全性、可靠度和效能差異化半導體解決方案的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣佈現已量產SmartFusion®2系統單晶片(SoC)現場可編程閘陣列(FPGA)器件,同時可供應支援主流產業介面且功能齊全的SmartFusion2開發工具套件。
1 `! V2 s& b5 Y2 O* u
' u3 O1 G5 G; f自2012年10月推出SmartFusion2 FPGA以來,美高森美已經與全球各地超過400家客戶接觸過,而該器件系列也已經廣泛地應用在電訊、工業和國防市場中許多客戶的系統中。美高森美的領先客戶專案(lead customer program),再加上先前推出的SoC開發工具,以及已有經驗證的器件和一款開發工具套件,讓客戶的產品可快速地達到批量生產的階段。; L8 b+ Z& j+ D% d4 R
! o# }1 g- D4 `9 w& p3 v0 ?
美高森美市場行銷副總裁Paul Ekas表示:“從活躍的客戶接洽記錄來看,我們很高興地注意到其中超過30%的客戶是從未使用過美高森美FPGA器件的新客戶,這證明了我們為這個市場提供差異化並以FPGA為基礎的 SoC策略是有效的。尋求和希望使用包括高速SERDES、DDR3記憶體控制器和整合式數學 (math) 處理模組等FPGA主流特性的客戶,現在能夠在這款業界最低功率、最安全的單粒子翻轉免疫(SEU-immune) SoC FPGA上進行設計了。”
, Q5 j6 O. a3 h. E2 l* X5 j4 x
* x9 [: b' n6 ]8 n. AHMS Networks執行長Staffan Dahlstrӧm表示:“對於SmartFusion2 FPGA進入量產,HMS感到非常高興。SmartFusion2 SoC FPGA提供了一種理想的安全及建基於快閃記憶體技術的可編程系統單晶片平臺,可以滿足現有客戶的需求和對未來的期望。無需外部啟動器件的非揮發性FPGA和緊湊的低功率ARM® Cortex™ M3處理器組合是我們外形尺寸小巧工業網路系統的理想選擇。而且,對於正在開發高度安全版本系統的未來客戶而言,這些FPGA器件內建的安全特性將是十分有用的功能。我們期待繼續與美高森美進行策略合作,而SmartFusion2 SoC FPGA也將繼續是我們嚴苛的工業網路應用解決方案中的重要組件。”
作者: mister_liu    時間: 2013-6-13 02:51 PM
高安全性應用工業網路和高可用性通訊系統的設計工程師現在不必在主流功能和由SmartFusion2 SoC FPGA所提供的出色可靠性和安全性優勢之間妥協,這款生產晶片具有完整的軟體、IP和設計工具套件生態系統,可讓客戶部署低風險的解決方案。
2 j8 j. K9 R: ^+ q. J1 N# o6 w1 }4 ~# S; W0 d+ n6 l; ]0 e8 ]
Ekas表示:“美高森美產品所提供的寬度和深度,可讓我們在SmartFusion2開發板上整合我們數種業界領先的器件,並且在單一平臺上提供可編程器件、嵌入式處理器、時鐘解決方案和PoE功能性的強大設計解決方案。作為系統解決方案的一項成果,這些產品架構具有以單一、具成本效益且高性能設計平臺開發多種產品的靈活性。”* O: f% i- |/ t) b# B

$ I" p' A+ y4 \$ C3 lSmartFusion2開發工具套件具有:
" l0 D, c1 b7 n! b" z) g•        SmartFusion2 M2S050T-FGG896 SoC FPGA) o  m( |% U8 M0 g
-        56K 邏輯單元、256Kbit eNVM、1.5Mbit SRAM,以及FPGA內的分佈式SRAM
7 G) Y+ {5 D* o-        外部的SDRAM記憶體控制器
/ ~8 a' |1 v) f' s4 _! Q3 W, B" t-        周邊設備包括10M/100M/1G乙太網路MAC、USB 2.0、SPI、CAN、DMA、I2C、UART和計時器7 p. p+ a/ a2 @. ]7 @  Z, ?# a' H
-        16 x 5Gbps SERDES (可以經由SMP連接器進行評估)、PCIe Gen2 x4和XAUI/XGXS+ native SERDES
' B+ @4 t/ }) ^4 a- s-        提供業界最通用的3.3V I/O,能夠評估DDR和GPIO性能的能力* N& T: M; D$ R  G$ h: f. d
-        經由電路板提供的X4 PCIe Gen1/Gen2邊緣指針(edge finger)構建PCI Express®的端點應用6 H, v2 Y8 O" I3 ^2 x8 `; C6 c( f
•        IEEE 1588同步乙太網路資料包時鐘網路同步裝置 , y) [4 S  q- u8 K
-        具有四個獨立的時鐘通道、頻率,以及資料包網路和實體層設備時鐘同步的相位同步/ U' }) ]: s# t- ]8 ^: O$ f
•        PD70201 PoE
$ \. a( I* ^% h/ [8 f( x-        最高47.7W功率
3 @) M  |# [6 ~/ X( i0 q' u% y7 S1 b-        所需電源模組:PD-9501G/AC (不提供)
" s, O; K! u1 D( u$ j; ]) ?•        精密的類比數位轉換器(ADC) 7 V# J4 `. G0 l  u( L2 f9 l8 v" x
-        16位元、500 kSPS、八通道、用於混合訊號功率管理的單一端點
& m; ~( E' @  ^3 J8 D2 L$ a•        DDR/SDRAM/ @" u4 Q5 P7 y: B
-        板載512 MB DDR3記憶體
% e" j5 ], H; r% Z8 |-        256 MB  ECC - t1 G4 N  E$ h0 m: q0 D
-        16MB SDRAM
) [9 Z! Q. Z1 K* S5 t. b' N  ~•        eMMC 及4GB NAND 快閃記憶體# ]- k2 S8 h3 z, w( p4 R1 V
•        SPI快閃記憶體8MB模組
3 t& e6 h) T: a3 t% M$ L; B7 c6 u" A9 e- u8 E
供貨; O) y4 M% |3 c4 t6 X
" I. ?7 s( o4 S1 h4 Q
SmartFusion2 M2S050和M2S050T器件現已全面量產,可供訂購。至於該系列中的其它成員器件,美高森美預計在2013年所剩下的其他時間和在2014年初開始出貨,SmartFusion2開發工具套件的編號為SF2-DEV-KIT-PP,價格為1,800美元。
作者: sophiew    時間: 2013-6-27 04:26 PM
美高森美推出高度整合的IGLOO2 FPGA 可提供最低的系統成本,業界最佳的整合度、低功率、高可靠性和安全性
2 D) q% V* `# N3 g[attach]18530[/attach]
+ P* c4 I, X5 i9 T# N   f" J# ?2 i( G0 G$ c# ^& D
致力於提供幫助功率管理、安全、可靠與高性能半導體技術產品的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣佈,針對工業、商業、航空、國防、通訊和安全應用推出新款IGLOO®2現場可程式閘陣列(FPGA)系列產品。建基於非揮發性快閃記憶體技術的IGLOO2 FPGA器件囊括了主流FPGA絕大多數的功能,包括通用輸入/輸出 (GPIO)、5G SERDES介面,以及現今市場上任何相似器件的PCI Express®端點,此外,它還具有業界唯一的高性能記憶體子系統。! s9 L8 `/ c8 D7 K: i3 i/ g5 u
' Y% F9 s4 d/ B4 [9 ^4 l
與其它低於150K系統邏輯單元(LE)的5G SERDES-based FPGA器件相比,IGLOO2的高整合度讓它可在眾多的競爭FPGA器件之間,提供最低的整體系統成本,同時還提升了可靠性,顯著地降低功率,並且有系統地保護著客戶珍貴的設計IP。
作者: sophiew    時間: 2013-6-27 04:26 PM
IGLOO2 FPGA系列僅僅需要兩個電源,相較之下,競爭者則需要三個。此外,IGLOO2器件的非揮發性配置可省去對外部快閃式記憶體的需求,為系統架構提供了更高的系統整合度、性能和可靠性。9 S" s: A! P1 I- n" o

- v+ A( B# V0 R; A美高森美已經拜訪了有意在其產品中採用IGLOO2的主要客戶,他們的產品包括工業控制器、乙太網交換器、FADEC引擎控制器、導彈系統,以及其它應用。
) [, d  f+ o: B& C# U+ F. ]. h2 o9 Y$ L# K
美高森美公司SoC產品部門副總裁兼總經理Esam Elashmawi表示:“我們全新的IGLOO2 FPGA器件具有無與倫比的功能性,這讓我們可以掌握到更多的應用商機,以及擴大我們在那些美高森美擁有堅實地位的垂直市場領域之發展。藉由推出廣泛的產品組合,美高森美是唯一一家可提供可程式解決方案、類比、數位和混合訊號IC的半導體企業,這種獨特的策略優勢讓我們可為客戶提供系統級的解決方案,在廣泛的產品中降低BOM成本和功耗。”) q4 T4 Z8 |/ r

0 j+ w* Q# \. e) N6 HElashmawi進一步指出:“IGLOO2 FPGA系列是我們繼去年發佈且目前已在出貨中的SmartFusion®2 SoC FPGA器件之後所推出的新產品。在一年之內發佈兩個主要的FPGA產品系列,更加彰顯出美高森美繼續投資開發業界領先SoC和FPGA產品的承諾。”
9 a, _$ C, g2 y, @& h
6 v% C. ^' I- V4 `關於IGLOO2 FPGA$ L6 l) ^- R9 V+ o9 K
8 m. l8 V0 E0 [2 m" Q
美高森美的IGLOO2 FPGA在一個具有差異性且成本和功率皆經過最佳化的架構中,提供了一個建基於LUT的架構、5G收發器、高速GPIO、模組RAM和DSP模組,從而滿足業界對主流FPGA功能的需求。新款IGLOO2 FPGA架構的邏輯密度是前一代IGLOO系列的五倍,邏輯性能是三倍。
作者: sophiew    時間: 2013-6-27 04:26 PM
IGLOO2系列提供了同級最佳的主流FPGA功能,包括:+ B  u1 `2 a8 s, d$ {

/ \$ B, M8 `+ T6 m, h1 D' N# Q•        擁有任何給定5G SERDES FPGA密度節點的最高數目GPIO
) N+ |- g" I" k; A3 ]7 H5 M6 K, e•        最高數目的5G收發器密度
7 |. A: M, R8 g0 w2 S•        業界最高數目的PCI相容3.3V I/O,以及
# S1 A  K7 _+ A# C* m•        最高數目的PCIe端點
9 m- ?2 _  \9 a+ k$ V. Z, j# k; _, m- ?. g6 _6 i) F7 B
對於低於150K LE且成本經過優化的FPGA器件,IGLOO2提供了高I/O和SERDES整合程度,這對於I/O擴展、橋接、系統管理和協處理是必要的 —— 從而讓客戶可以為I/O擴展和橋接解決方案使用較小的器件。另外,再加上只需要兩個電源和無需外部配置器件,讓IGLOO2夠降低整體系統成本和電路板的複雜性。8 z5 k2 H& p2 Y9 G% l
2 B2 M; a1 |+ w. k& ?! {
對於通訊、工業、國防和航空市場的眾多應用,它們為了I/O擴展、橋接和協處理,需要一些高度整合的優質功能,且成本要低,IGLOO2正是滿足這種需求的最佳解決方案。$ P; p( u, V% h/ J( y* Z
7 A! c9 _+ h" P
IGLOO2的FPGA功能包括獨特的內置高性能記憶體子系統(HPMS),嵌入了業界最大型單片嵌入式SRAM記憶體模組等常用的使用者功能,對於視訊、嵌入式圖形功能和即時乙太網等時間關鍵性應用,這些記憶體提供了快速且可預測的低遲滯特性。在HPMS之中的是高達512Kbytes快閃式記憶體,這可讓使用者儲存Ethernet MAC ID、使用者密匙、系統配置和系統個性化等相關系統資料。這項功能還可藉著在片上安全地儲存次級啟動裝載程式,實現應用在業界領先處理器的安全啟動功能。此外,HPMS還整合了兩個DMA控制器和一個雙埠快取記憶體(DDR橋),能有效地在IGLOO2內部移動資料,以及將IGL002的內部/外部資料移至外部的DDR3記憶體,在這些嵌入式時間關鍵的應用中使用。# n5 g9 Y4 M  f) Q, i
  A( s, S* y' x+ q- J
低功率
6 b$ H5 _$ o9 W' m' A; L
9 x1 g( M! [- ?# D' j+ o0 RIGLOO2 FPGA系列藉由使用獨特的Flash*Freeze即時功率管理模式,提供了業界最低的靜態功率,與同等的FPGA相比,其靜態功率降低了10倍。
* f7 C- _. e* k8 P& y! L
5 b5 }8 T8 n  [9 t" K0 x安全性! n. ?1 c4 u# q- L9 o3 s  ^

$ U) a2 t0 R$ [1 H為了保護客戶珍貴的IP,IGLOO2 FPGA系列包括內置的設計安全性,用於包括root-of-trust應用的所有器件。此外,由於具備建基於快閃技術FPGA架構與生俱來的可靠性,因此該系列延續了美高森美在SEU免疫性能方面的優勢,適用於安全至關重要的、使命至關重要的高性能系統。因可在更小的器件上提供更多的資源,IGLOO2 FPGA是一款針對客戶需求所量身訂做的產品。
作者: atitizz    時間: 2013-7-2 01:24 PM
美高森美針對建基於ARM的 SmartFusion2 SoC FPGA設計推出System Builder設計工具 , c0 L" y0 l3 k. t  M
帶有System Builder設計工具的Libero SoC軟體可以加快SmartFusion2的開發速度和縮短客戶產品的上市時間" h. J; u( L4 e# c( Y8 |, ]
. X. C, R8 c7 ^1 J% S4 T; n5 F
致力於提供幫助功率管理、安全、可靠與高性能半導體技術產品的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣佈SmartFusion®2 SoC FPGA用戶現在可以享受到其日前發表的系統創建器(System Builder)設計工具所帶來的各種效益。System Builder是Libero System-on-Chip (SoC)設計環境11.0版本中的一款功能強大之全新設計工具,目的是為了加快使用SmartFusion2 SoC FPGA的ARM®系統的客戶定義和設計實施。
, f; t% W3 H) M4 Q) A
2 }& x5 S8 J( _- F- W3 b美高森美公司的軟體及系統工程副總裁Jim Davis表示:“System Builder可大幅簡化美高森美公司SmartFusion2 SoC FPGA在嵌入式系統應用中的設計流程。由於器件已變得愈來愈複雜,這些設計在架構規範的階段就愈來愈容易出錯。藉由System Builder之助,設計工程師可以經由一高階且逐步指引的流程,很快且輕易地定義出所要的系統架構。”2 G0 t" P2 I6 {8 Q& B

4 i9 L, g/ Y' u3 E, n/ S6 zSystem Builder的輸出是自動生成的,並具有構造自糾正特性(correct-by-construction),從而消除了在較傳統工具流程中“通過手工”定義架構時所產生的錯誤。因此,System Builder可以大幅縮短複雜SoC FPGA的設計週期時間。
作者: atitizz    時間: 2013-7-2 01:24 PM
此外偏向軟體設計的工程師可以輕易創建一個嵌入式架構,然後開始開發自己的代碼。這樣便可簡化採用美高森美 SmartFusion2器件的流程,並且還可讓更多的設計工程師使用到SoC FPGA技術。增強的System Builder流程還可讓美高森美通過其內部設計服務團隊來支援更多的客戶,該團隊可為最終客戶提供用於客製化功能模組的數位或混合訊號設計、軟IP、韌體開發,甚至完整的設計。+ C. j( e# ]( ~, \

; a. E; u" |, V5 d, ?System Builder用戶藉由逐步的指引,完成各主要SoC FPGA架構模組的設計。此一設計流程採用高階的圖形介面,它會對先前的架構選擇作出反應,並且帶領使用者完成選擇的流程和配置所需的嵌入式系統模組,自動生成最終的系統規範,並且具有構造正確性。這個規範包括ARM處理器及其相關週邊設備,以及在FPGA結構中實施的其它IP模組之配置和互連。4 Z6 v! u% e3 V3 F: P

9 o$ T: H8 e" W) }: V* kSystem Builder也可配置愈來愈多且用於高性能介面的IP模組組合,包括DDR2/DDR3/LPDDR記憶體控制器,以及使用5Gbps SERDES用於PCIe、XAUI (10 GbE) 和SGMII的序列介面。System Builder內提供的其它建基於結構的參數化IP功能包括I2C、SPI、計時器、UART和PWM模組。這些大量且經過驗證的IP功能可以快速且輕易地用來開發特定應用的SoC,從而縮短全系列工業、通訊、航空和國防系統的上市時間。
作者: innoing123    時間: 2013-7-30 08:49 AM
Xilinx 10GBASE-KR解決方案通過背板應用完整電性與通訊協定測試! Z- d4 Y- @7 o$ P/ Q
賽靈思為高效能網路與資料中心設備提供了相容10G的背板, D5 x4 _0 S* I

9 r; ?* d( R6 ?& L8 m6 l) Y) \        All Programmable FPGA、SoC和3D IC的全球領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX) 宣佈其7系列GTH收發器成功完成了美國新罕布夏大學互通測試實驗室(UNH-IOL)的10GBASE-KR LogiCORE™ IP完整測試,證實10GBASE-KR LogiCOR IP可完全符合UNH-IOL的接收器 (Rx) 和發送器 (Tx) 電性與通訊協定相容性測試對各種背板應用的要求。UNH-IOL 為測試各種數據網路技術的權威性實驗室,而這項重大成果可讓設備製造商透過賽靈思的10GBASE-KR LogiCORE IP,開發並採用符合IEEE Std 802.3標準的10 GB或40 GB背板的高效能網路和資料中心解決方案,並可將40GBASE-KR4 LogiCORE IP 加入Virtex®-7 XT和搭載內建GTH收發器的HT元件中。7 [1 y7 D  r  V

4 K/ C$ `; R! `       賽靈思公司解決方案行銷總監 Raj Seelam表示:「通過這些相容性測試對我們多年10GBASE-KR 10 GB序列介面的開發工作而言是一項重大的里程碑,同時這也是賽靈思,不斷擴充產品陣容的一部份,以因應服務供應商提供更頻寬密集服務的需求,並藉由提供更多智慧型功能協助客戶將資本支出和營運費用降至最低。針對這點,賽靈思與UNH-IOL緊密合作,提供設備和基板,更派出專家與UNH-IOL的測試團隊並肩工作,致力達成這個重要里程碑。」2 p1 m$ I* `! R& I  Y

: z. g7 j- l$ E1 k        UNH-IOL背板乙太網路聯盟經理Curtis Donahue表示:「賽靈思的10GBASE-KR解決方案通過了10GBASE-KR相容性測試,讓我們感到相當振奮,因為UNH-IOL團隊與我們聯盟的成員協助將符合標準的設計快速上市。賽靈思致力達成各種相容性和互通性測試的承諾,對IEEE 802.3 10GBASE-KR標準的成功推廣和採用做出重大貢獻。」' |/ }% W8 r) f1 q
- T: y. V0 P+ s* O. G
        這次廣泛的相容性測試中採用了多個元件和基板,其中包括XC7VX690T-3FFG1927E 元件的Virtex-7 FPGA VC7215 基板。




歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/) Powered by Discuz! X3.2