Chip123 科技應用創新平台
標題:
Layout 電阻的問題??????
[打印本頁]
作者:
l89105046
時間:
2006-12-28 04:42 PM
標題:
Layout 電阻的問題??????
請問一下各位高手,我是使用Virtuoso來畫sige035製程的,
9 P# C w7 c% k3 O. v0 M
但是電阻沒畫過,所以麻煩大家幫忙一下~~
$ s! y( M' a/ G7 c/ n
0 J" a& Y$ C' h" G% ?) L& `
[
本帖最後由 l89105046 於 2006-12-28 05:11 PM 編輯
]
作者:
tyler
時間:
2007-1-26 10:10 AM
可否告知您要畫什麼樣的電阻(poly or diffusion or well...)?
, N/ b9 ^2 H! Y
是non-salicide or salicide resistor?
作者:
endonelee
時間:
2007-1-26 11:44 AM
基本上,電阻就分成兩邊端點,還有中間主要的阻值部份。
% j' v& I( U& g! ~# i" L
Nwell 電阻,兩邊是用N+的diffusion當端點,中間就是well加上一個電阻辨識層。
! ]( e I, s# E6 p# ^4 o* Q
diffusion和ploy主要是中間阻值的部份是不是有non-salicide,還有Imp的不同,
- v. B z. |- I: c) K0 g
另外poly電阻有沒有放在Nwell中,利用Nwell做shielding。
" l% L+ k; i! \4 |
* a9 d o; d5 m. \
如果有LVS command 可以去看看command如何來辨識電阻的,就比較知道你最少要那些層次
作者:
l89105046
時間:
2007-1-29 01:23 PM
那請問一下,只要LVS驗證有過的話,
' U" g G0 S" n# R, I- o
就是正確的嗎??
作者:
wlyi0928
時間:
2007-5-24 08:15 PM
標題:
回復 #4 l89105046 的帖子
我想, 如果真的確定LVS的驗證通過的話,
# @! `, Z2 t! k; F7 {) h& w. Z
那多半是沒什麼問題了.
% c" \ d9 e2 o2 v, Q
不過重點是,
( Y* v, j" s8 A s7 z2 x
電阻它真的有被認成是原本想要用的電阻嗎?
' ]6 U% \2 _. w+ k
我的意思是, 在Calibre LVS command file中,
* H0 c, ^7 f) v0 \3 z! T" j
可能有很多種(因為可能用許多種不同材質都能做),
1 B, ? p* B8 z9 V# k
那這很多種,他們的type就不一樣了,
) I6 [! q5 \# U2 X1 T
因此可能得先從這裡確定一下是否真的有確認到電阻的存在,
$ f5 A( V& A$ _& ]1 v- K& W" E0 G2 E# s
再來看看囉!!
3 c! _5 k4 H; x! [" i* h
/ S1 x7 @' }' l9 h. n* N8 {
一點點小經驗, 請各方高手指導!
, U6 a) ^: j/ z" Q+ |) J4 S& g
謝謝!!
作者:
finster
時間:
2007-5-30 12:51 AM
來補充一下
8 F* G+ |1 B0 w5 S7 o
通常,在畫電阻時有其最小的單元,亦即畫電阻時最小的長和寬,或者可稱之為W,L
. p, P3 y7 w! B. ~- i; [" W
而之所以會有這個最小的長和寬的定義值,最主要是因為電阻值的換算是經由(L/W)*電阻係數來求得的
) G' v6 J7 N0 k3 {
故而,在畫電阻時,要先知道你要畫多大的電阻值,同時你要知道畫電阻的最小L和W各為多少
" i& `/ Y. G( T
例如,P+的電阻係數為150, W(min)=2um, L(min)=2um
6 D- `+ k, {+ a0 C7 g [) y W2 T
若要畫1K Ohm的P+電阻,且電阻的W使用4um,故而L=26.6668um
' t, a6 ^+ U# Q5 o+ I; X. F
所以,一個長26.6668um,寬4um大小的P+電阻就相當於1K Ohm電阻
作者:
ianme
時間:
2007-5-30 01:48 AM
簡單說就是去model裡面找Square R是多大,然後阻值多少,最後看你要多少阻值,就畫幾個square R。然後再稍微看一下大該是不是這樣的阻值,就OK了。
" {: K" h5 c5 r, E
, H4 x$ s2 w% k% C1 Y3 R) f1 N, M U$ S
最基本就是用well或是poly,當然還可以使用其他方法得到電阻並且有很小的面績,一個好的設計要避免使用電阻,或是能精確控制的電阻,否則整個面積都消耗在電阻上,最慘的還是一個大問題:電阻太不準了,誤差可以高達30%以上。對於精密電路來說這樣的誤差範圍是不可接受的。
作者:
option318
時間:
2007-8-9 10:03 AM
恩∼在Layout中,畫電阻時要考慮的因素還真不少,如果在製程上電阻漂掉的話,那對整體電路來說反而是一大傷害唷
作者:
yoyo20701
時間:
2007-10-15 08:06 PM
嗯~~謝謝大大唷~~最近在畫layout剛好要畫電阻~謝謝大大的解說~
作者:
93403001
時間:
2008-2-29 05:54 PM
標題:
請問一下下
那我用poly2畫的畫
0 n% t, \- ^9 r
9 h+ ^1 ]: j- t; X9 J
那我要去spice mode看RS
- V* ]1 B8 u4 L: `3 a
_1 Z) {- H- I; u
但Tanner pro裡 rs分二種呢
" F$ g% r: ~6 i1 a2 h9 f+ I
p+ ?1 T7 Q" [9 D( G
一個是n 及 p的
, I- \! {& N1 ]2 u
. \5 W- \$ ~9 d/ f$ S
請問我要看那個的才正確呢
! C/ m, Z+ K) k3 X6 K) ~& I& I
& @5 x% F, M0 x5 b' g: f9 w
如果我lvs跑成功的話那就表示成功了嗎?
歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/)
Powered by Discuz! X3.2