Chip123 科技應用創新平台
標題:
請教各位先進下列問題,麻煩大家告訴我
[打印本頁]
作者:
jelly811737
時間:
2007-6-5 11:40 PM
標題:
請教各位先進下列問題,麻煩大家告訴我
1.
在做電路時如何考量輸出負載,是考量要輸入端的電容大小嗎?
- _7 n) T6 u, Y! I
(例如:設計PLL時charge pump的輸出負載要怎樣考量,才有辦法去推動下一級的VCO)
0 f2 r0 r$ `% Y/ ^+ l2 G7 i* w
還是有哪些方法可以做考量呢?有辦法用HSPICE語法考量嗎?
% [4 f6 {$ d& b6 b" u, p% c
我只知道輸出要看示波器的負載大小在設計buffer。
1 C! Q( n* c2 Y9 w" ?" K+ ]
2.
作邏輯閘時如何考量Fanout,有辦法用HSPICE語法考量嗎?
/ P; m% h* P6 m) [
3.
在做設計時有把法用公式計算每個MOS的大小嗎?還是就先給個大概值再去做調整?
8 Q( j" J, I) F5 c6 {8 ~* u0 M+ m
; A/ m3 L& @/ y" J" @, J7 @9 i
這些問題困擾我很久了,我目前還是個學生,不知道要請教誰,所以來此請教各位先進
) u1 I' B- D2 v/ [& c" t4 M% C
希望大家能幫我解決這些疑惑。
- C$ \0 j8 R4 ?* `
謝謝大家
作者:
ianme
時間:
2007-6-6 12:15 AM
spice是個tool,不是拿來考量用的東西。1 2 3都能解決。我不知道該怎麼說...我覺得你的問題還蠻嚴重的,也許你需要從前面慢慢的做過來會比較好。
9 L& [8 ? n' R7 D2 U
% Z) c$ i$ Q7 `1 r0 Q( C
1.一個一個來,不要VCO沒搞清楚就要搞系統。負載怎麼定義?該怎麼做?才會去除負載效應?這需要"考量"嗎?諾頓告訴我們什麼?
8 B4 @4 B2 L6 I8 i! x+ A
* N- B: d2 S2 @9 [$ X: }7 n
2.Fanout的定義是什麼?你這問題問的有點...不知道該怎麼去說..不就把他接一接看能不能推嗎?不會算的話那接一接去跑在去觀察每一級的狀況總會吧?
) f m7 \7 x6 i, J% i2 U/ t- i( c* P
& g5 N5 m6 L* h3 M6 ?1 S% }1 O
3.就是電子學,只是現在狀況改成求解未知,也就是設計。類比電路你要慢慢try恐怕要求老天賞飯吃了。起碼要知道電路大該的結構與功能,才能大約給值開始tune。
+ I1 f: H% E" A) P! F
1 u- [" h5 `& E1 ^: j
[
本帖最後由 ianme 於 2007-6-6 12:18 AM 編輯
]
作者:
jelly811737
時間:
2007-6-6 10:44 AM
標題:
回復 #2 ianme 的帖子
謝謝你的回答,因為我是新手,不知道怎樣懸賞所以沒有弄,真的很抱歉,不是我很小氣。
& K* Y' n$ i( b7 s' F* j
我知道spice是個tool,我是想問說,
5 U! ^! X& L+ v
我這些問題有辦法寫什麼指令,再加上一些考量,就可以看出結果。
8 _( p# N3 `7 ^' h
我看SPICE的使用手冊有寫Fanout的相關資料,
+ b2 ]: Q( { w5 v9 M
在15-5。不知道是不是這樣子寫就可以不用ㄧ級ㄧ級接這樣子在去看。
+ k9 P5 X4 i# y% Q& A
0 M5 Z1 ~) `8 u. B7 @8 d
[
本帖最後由 jelly811737 於 2007-6-6 10:56 AM 編輯
]
作者:
ianme
時間:
2007-6-6 08:28 PM
你第一個問題是阻抗匹配的問題吧?那要看你的VCO的地方是怎麼樣?這種問題誰有辦法回答你?沒做過誰知道?至於第二個問題,如果不願意一級一級看那我也沒輒,就算你寫出來還不是要去看?如果做電路還想者偷懶那還真是...15-5是哪個版本的?
3 n& F; W8 F+ |
15-5也不過就寫了些"關於"fanout的東西,如果你真的了解spice你就不會有這種如高階語言下下指令就要解決問題的想法!spice是怎樣的tool?他在做什麼?真的清楚嗎?
歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/)
Powered by Discuz! X3.2