|
加速SoC軟體開發時程
4 E! j9 ]) |% k8 {" G0 O7 x* l7 T9 I- f- U
隨著SoC設計日漸複雜,時脈速度不斷攀升,加上內建愈來愈多的功能,工程師必須在晶片開發週期中儘早取得設計平台。儘早發展出代表整體設計的原型方案,能早在硬體完成設計之前,就展開費時的軟體設計程序。此種平台運用創新的模式來隔離軟、硬體的設計,並簡化不同廠商IP的整合工作,大幅加快軟體設計流程。
+ V( u6 a# ]1 l; h2 f: O, q6 u0 l
過去,邏輯驗證是大多數SoC研發業者所遇到的瓶頸。因為SoC電路設計的快速攀升,讓硬體驗證工作的複雜度呈現急速激增的現象。
3 n( Q& U" a' E8 u2 [
( l' W( z" e, x現在,嵌入式軟體研發則是SoC研發業者在開發流程中所面臨的最大挑戰。目前SoC有超過五成的成本是使用在開發趨動程式、開機程式碼、與硬體相關的通訊協定堆疊、DSP演算法及其他嵌入式軟體。隨著軟體在新世代的設計中扮演愈來愈重要的角色,業者花在軟體上的成本也會愈來愈多,如(圖一)所示。
$ ?. Y8 p6 j; N) O$ H* R
* M; F# F @% A+ {+ u* W5 O. j8 Z
, S2 x0 v3 `, `! y7 |, U- C7 k; F" g4 s1 y+ D+ f
《圖一 業者花在軟體上的成本愈來愈多》
+ ~ q7 X; I. {5 E8 m$ c5 {/ S2 `, E' j0 Z
SoC所面臨的難題,主要是實際晶片的開發與相關軟體設計兩者之間所存在的時間差問題。傳統的SoC軟體研發業者,必須等到硬體研發團隊設計出實體的原型元件後,才有可供參考的硬體環境。因此,軟體研發必須等到硬體工程師設計出完美的元件後才能動工。隨著市場上產品生命週期的縮短,以及激烈的競爭壓力,研發流程延遲不僅只是成本增加,更會影響產品獲利。- d. z! f1 I. G( T, V
$ U& x- C3 U9 d+ F9 {$ l4 J; X6 @SoC研發業者需要的是能減低這種在軟、硬體設計上循序式進行的全新研發策略。這個策略可讓SoC研發業者能快速的將通過驗證的硬體IP整合到可量產的硬體核心系統。此外,它必須能建構在開放式架構上,讓SoC研發業者能很容易的將這些不同的IP供應商所推出最頂級的IP元件緊密整合到其設計中。最後,藉由同步的軟、硬體設計,能讓SoC研發業者在硬體設計完成之前,提早進行軟體撰寫與除錯作業,進而大幅減少研發成本與縮短上市時程。
4 j8 j' N$ p- G% t* d! `* V! U" e+ G- A# x
6 h- f: K! ]: Z0 D+ \- P( V& Y/ L
& }& q' Q$ W2 A; h0 V4 k. Z
[ 本帖最後由 masonchung 於 2008-4-21 06:37 PM 編輯 ] |
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有帳號?申請會員
x
|