Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 22026|回復: 3
打印 上一主題 下一主題

[問題求助] SRAM and RF SRAM, 1port, 2port?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2009-4-28 22:58:25 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問各位前輩.
: ^. N* M+ A2 L1 _1 ^1 iSRAM好像有分1 port, 2 port, dual port這3種2 F1 s! z8 F) \; w$ L
然後又有所謂的register file SRAM,也有1port, 2port.6 I3 _3 r, b+ ~) |

( G% E7 q5 v5 Y- D! l, n$ H請問這些的差別是什麼阿? 應用上又有什麼不一樣呢?$ F8 U/ T3 p# K9 x# R
5 b! m+ _! M  o% l/ h# u
對這些實在是覺得很混亂,有人可以幫忙解說一下嗎?謝謝~
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂8 踩 分享分享
2#
發表於 2009-6-7 11:03:36 | 只看該作者
首先,定義這個名詞的其實是製作這個SRAM的設計公司。5 T2 z7 |% _0 W, u& h& N/ Y
我碰過的例子,也許是大部分的例子。
5 k; E) O0 ~- x: t8 I- B9 f  d( @one-port 是在1個clock cycle之內支援:1讀、1寫。7 h9 a2 t" E, V% B+ n# W# r0 Z, g4 z8 V# x
dual-port 是在1個clock cycle之內支援:1讀0寫、0讀1寫、1讀1寫。[他的I/O data各有1條,address 2條]
4 B: S2 V2 R7 \two-port 是在1個clock cycle之內支援:2讀0寫、0讀2寫、1讀1寫。[他的I/O data各有2條,address 2條]
( S4 `  s  u1 f, w
' E1 K9 r7 E2 u8 g2 s+ Z& mSARAM跟Register-file的差距在於密度問題,當然電路的長相也不同[換句話說 面積跟消耗功率也是不同]& u2 V# @! h) U3 {9 `& P( ^$ Z6 u
普通情況而言,SRAM的密度比較大,同樣面積底下可以塞多一點資料,但是他的address line的最低要求要比較大
  ~' H8 n4 q) P7 `" V, ~可能address line一定要8個bits左右,但是使用者未必會使用到這麼多entries。1 }, _6 k8 k' V( `" D7 J

# H/ ?8 u* U) i2 lRegister-file則是可以擁有比較小的entries,但是他最大能容納的entries數量應該遠不如SRAM...

評分

參與人數 1Chipcoin +5 收起 理由
masonchung + 5 言之有物!

查看全部評分

3#
發表於 2009-9-22 11:48:44 | 只看該作者
你寫的 dual-port 和 two-port  反過來嚕
5 a. R) q* j- t! |; b我用Faraday Memaker 產生/ N7 E/ i+ I6 ?1 \
  Z9 P3 k: M+ m( i' m1 z5 u
two-port 是在1個clock cycle之內支援:1讀0寫、0讀1寫、1讀1寫。[他的I/O data各有1條,address 2條]
7 l1 `7 V5 ~5 @2 ^3 [) [0 b/ R4 ^dual-port 是在1個clock cycle之內支援:2讀0寫、0讀2寫、1讀1寫。[他的I/O data各有2條,address 2條]
. G' M! K5 ]+ ?0 n. M4 U7 O( w( f! ]- E: G1 l' G: y
有錯請指正~
4#
發表於 2009-10-12 11:51:18 | 只看該作者

回復 1# 的帖子

dual port sram 一般基于8管SRAM结构,读出靠的是sense Amplifier,需要复杂的写入和读出逻辑,面积很大,而且都是硬IP,用到的metal层多,一般要block 3层metal。所以,APR的时候一般是放在芯片的外围。优点是:规模可以做大,一般是大于16Kb,规模阵列,可以shink最小drc rule面积利用率高。
5 k4 e: u9 D) \) ?3 r" w  |register file一般是基于latch结构的存储单元,用户可以根据需要自动综合width和depth。规模不能大,<1kb,优点是读写控制用standard cell做,可以APR,因此可以merge到整个设计中,共用走线通道,可以放在core中。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-28 12:26 AM , Processed in 0.176010 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表