序號 | 1 | 課程名稱 | Logic Synthesis with Design Compiler |
開課日期 | 2011/05/17(二)、05/18(三)、
2011/05/24(二)、05/25(三),
共四天,18:30~21:30 | 開課地點 | CIC新竹訓練教室A |
招生對象 | IC設計工程師或相關產業人員 |
課程介紹 | 本課程主要導引學員如何將自己設計的Verilog Code,根據電路環境條件及所需之速度、面積、功率等,進行電路合成與最佳化技巧。最後會依據合成的結果做分析,可再度調整CHIP Performance、降低功率消耗量、減少更多的面積之方法。 |
課程設計說明 | 1.本課程之規劃,係為因應業界Cell-Based Front-end(前段)設計,同時也涵蓋了Mixed-signal Flow之數位部分的電路設計。2.修完本課程便知如何撰寫Synthesizable-Verilog的能力,可從事數位IC設計硬體描述語言設計或IP設計製作人員! 此外,本課程會引導學員Digital IC設計實現(實作)之方法與技巧,讓學員可將產品實現至Soft-Macro階段。未來若有須從事Cell-Based Back-end(後段) Layout工作,可再銜接Cell-Based IC Physical Design課程,方可完成整顆晶片製作之所有流程。 |
課程大綱 | 1. Introduction to Synthesis Flow
2. Verilog Coding Skill3. Basic CHIP SPEC Constraint Setting
4. Clock Constraint Setting
5. Basic Compiler Methodology and Advanced Compiler Tool
6. Synthesis Report & Analysis
7. Function / Timing Simulation |
課程師資 | 王旭昇講師
現職:國家晶片中心 副研究員經歷:1.Logic Synthesis相關之專業講師2.國家晶片中心訓練課程講師,且96-99連續四年榮獲國家晶片中心優良講師獎專長:lCell-Based IC Design
lLow Power Design(含Multi-supply Voltage Design)lVLSI Architecture Design |
修課條件 | 1.硬體描述語言 ex: Verilog or System Verilog2.數位邏輯設計課程3.超大型積體電路課程 |
課程評量方式 | 筆試方式評估學習成效 |