Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 12017|回復: 4
打印 上一主題 下一主題

《Design for Manufacturability and Yield for Nano-Scale CMOS》

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-3-16 16:53:13 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式

/ G  D1 W& g  X: {  [' m
  t% I+ O3 a! S0 M: XDesign for Manufacturability and Yield for Nano-Scale CMOS (Series on Integrated Circuits and Systems) (Hardcover)by Charles Chiang (Author), Jamil Kawa (Author)
( k5 q" o: P; Y  H5 EKey Phrases: open critical area, final thickness range, defect size distribution function, Model Based Dummy Filling, Improving Critical Area, Practical Application (more...)
( f. p  `' ?# J! q6 q/ }$ O
& m/ ~; ~; }; x( q/ w! f8 k (1 customer review) & z- ?. A9 _* ]3 t/ v
List Price:$119.00
Price:$95.20 & this item ships for FREE with Super Saver Shipping. Details
You Save:$23.80 (20%)
In Stock.
; ?1 I7 e( R9 S, q- x) J
Ships from and sold by Amazon.com. Gift-wrap available.
Only 5 left in stock--order soon (more on the way).
Want it delivered Tuesday, March 17?  Order it in the next 13 hours and 24 minutes, and choose One-Day Shipping at checkout. 7 k0 ?8 s# Q( E5 ~
Details  
26 new from $70.69 11 used from $70.69
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2010-9-12 11:15:38 | 只看該作者
本帖最後由 heavy91 於 2010-9-12 11:22 AM 編輯 3 |; x" {' [0 A# M

5 z, B' S2 B5 y+ k# P
奈米CMOS電路可生產性與良率設計(Chiang:  Design for Manufacturability & Yield for Nano-Scale CMOS)
4 u, [3 q0 n' T9 i2 m
作者:張克正/唐經洲 譯(Chiang)  {7 I, T) X1 H( D2 e- ]: F/ v  o2 |
年份:2010年 版. I' p) \6 l  k. E) ^' |7 h1 o
ISBN:9789866184123
. T/ h0 O, S6 M3 A8 k  Z
書號:EE0373) R( c7 L& U, l" R) _* S1 B
規格:18開/平裝/單色3 {% ?! h% C1 k$ Z* G% ?7 i$ |) b" M
頁數:368
5 i; \: }& ^) r/ d, |& P: c
出版商:滄海書局2 s- [; m% B& t
定價:$360元4 ~6 k, \! Q( s7 y7 M6 v
線上價:$324元
; h$ v3 p" D1 z: C4 Q3 y. {9 a
參考網址:http://www.springer.com/engineeri...1 h: u( _9 @: ^9 _8 v) u2 r
3#
發表於 2010-9-12 11:17:44 | 只看該作者

- G& q% |/ R) T4 j: c3 s$ S! j  
當我們開始面對32nm CMOS 技術節點,負責設計與製造領域的人們也正努力於微影技術,這種技術讓所轉印出來的電路樣本可以極小於所使用的光源波長 (wave length)。這個技術必須要用到一些新材料、較好的間距、較高的冶金技術開孔率(aspect ratio metallurgies)。這個事實產生了三個可製造性上的問題,也就是: 可印製性(printability)、平坦性 (planarization)與晶粒間的變異 (intra-die variability)。我們會深入的探討在各個製程階段下對於以上三個問題的根本原因,這些原因都是不可以忽略的。可製造性與良率在目前來看都一樣,它們也不只是一個製造上、封裝上或測試上的問題,它們是整個積體電路設計領域的人所有的問題。不管是可製造性或者是良率都必須在一開始設計的時候就已經考量進去,它是我們大家的責任。. M8 e6 P3 u: g! n/ {, F! }0 G  `% \2 u
  這本書 Design for Manufacturability and Yield for Nano-Scale CMOS 會帶領讀者瞭解奈米CMOS 製程的各種可製造性與良率議題。我們會指出如何在設計階段或者是標準元件的佈局階段就將這些議題考量進來,並且討論如何針對關鍵區域設計函數庫(library),及在佈局與擺放(place and route)階段加上一些協助微影的輔助性圖樣(lithography artifacts)。基於CMP 模型的模擬與虛擬填充(dummy fill insertion)、光罩的規劃 (mask planning)、模擬與製造、統計型設計 (statistical design)、統計型的時序收斂(statistical timing closure)這些議題我們也會加以討論。這些議題會讓設計師避免跳入陷阱,並且養成一個好習慣可以提升可製造性與良率。這本書是一個嚴謹的設計師一定要讀的書,它也是各個年級的研究生想要進入IC 設計或者是EDA領域很好的一本入門書。
4#
發表於 2010-9-12 11:18:49 | 只看該作者
張克正
6 {/ Q+ q3 i( e/ w$ a" H
張克正博士,目前在國立清華大學資訊工程研究所執教CMOS 電路設計課程,並且進行學術研究電子電路設計自動化 (EDA) 軟體、奈米CMOS 電路可生產性設計(DFM)與高頻電子電路設計。張博士過去曾擔任過美國與台灣數家EDA 公司的顧問。1 q, \$ _& r* x- I8 P  t- S$ A  O
張博士在國立台灣大學電機系獲得學士與碩士學位後,到美國加州大學洛杉磯分校(UCLA ) 研究電子電路設計自動化軟體。他於1989 年拿到電腦科學博士學位後,前往美國加州矽谷的惠普電腦公司 (Hewlett-Packard Company) 從事高頻CMOS 電路設計自動化軟體與高頻電子電路DFM 研發。張博士在惠普電腦總公司實驗室服務六年期間發表數十篇IEEE 論文,並申請九項美國創新型專利。後來與多位矽谷的朋友共同進行CMOS相關高科技創業與行銷,並於2003 年回國,在國立清華大學繼續進行相關課程的教學與研究。張博士在多年前曾翻譯「數位原理與應用」一書。
- X* V  v' F+ L
; A  o$ t4 ]( O8 `/ ]
唐經洲
. U# n( s- \# p6 ]0 _' E7 G
現任:南台科技大學 電子系 教授
% V* t$ W) w3 d" ~& d; p/ E( N學歷:國立成功大學電機所博士
8 J# t8 b& x6 x經歷:工研院晶片中心特助 (2008/8~2009/12),半導體產業推動辦公室副主任 (2009/01~2009/12),南台科技大學 電子系 主任(2001/07 ~ 2005/07),笙泉電子外部獨立董事(2010/07~)。) s) @- `7 a( I. p# t- ]
研究興趣:低功率高速電路設計、數位電路可靠性設計、IDDQ 測試、深次微米電路後端設計流程整合、混合訊號電路佈局設計、單晶片微處理機/嵌入式系統、光學微影工程:(曝光梯度、 光罩錯誤增強因子、製程視窗)、奈米製程光學鄰近補償 (OPC)、薄膜電晶體 LCD 測試樣本產生器設計、電子藝術、3D IC 整合、消費性電子產品創意設計。2 j, z# R& u2 d% U5 Y' E
其他:相關學生專題: 國內外獲獎超過49 件、 發表論文:期刊(23)/會議(76)、 專利:5件(Filed) /9件(Apply)、 出版圖書:8本、 證照:5張、 受邀演講:21場
1 簡介(Introduction)  m8 p& N$ \. w
2 隨機瑕疵 (Random Defects)
; i4 J$ b$ F& P9 R* D0 }! {" C3 系統良率模組-微顯影 (Systematic Yield - Lithography)
; F: m0 N. F8 Q: A( z9 d( q- d* `: g4 系統良率模組-化學機械抛光 (Systematic Yield- Chemical Mechanical Polishing (CMP)): T  x& T& s- c$ {, _& o1 t2 ?
5 變異性和參數良率 (Variability & Parametric Yield), q& }. b, i' v* s3 C- i. @; U7 n
6 良率設計 (Design for Yield)
4 `% D! l, ], }$ j+ {* Y% H9 z$ S7 預測良率 (Yield Prediction)
& l% X6 _( D1 a8 結論 (Conclusions)
 
5#
發表於 2010-10-28 11:33:13 | 只看該作者
I believe it is a worthy book.
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-23 12:35 AM , Processed in 0.176010 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表