|
時間 : 3 月 8 日 8 B k# w. r. n0 `
地點 : 臺北 - 維多麗亞酒店 3F 宴會廳C區 `; x) @ D6 C/ T7 v: N
' T, d) Q) I; v) ~! q) [! w這一次,Tektronix 與Ansys 的專家將攜手解決您在仿真以及測試上的所有問題!
& N/ n( A7 {0 f5 e1 m7 n4 }
# ^8 w% d8 Y i5 A4 t" M: P. z N$ N如何在模擬測試中盡可能的接近真實的使用環境,是每個SI及R&D工程師所冀望的。測試設備及仿真軟體如何滿足使用者對於測試結果的需求及渴望,考驗著設備供應商所提供的解決方案之完整性。6 ?% J; K/ g# ^) a3 r8 a4 Q
" F N" _, D3 S2 X( [! Y我們邀請了各路高手進行演講與展示: ) |/ |0 j( }. b: ]3 {! d/ h
4 D3 D2 |8 T( N1 U0 ~4 |' n y1 H
Ansys - 高速串行通道的仿真與驗證
' {' H x8 R5 W% ~$ _# V* B9 B在高速串列資料中熟悉如何進行仿真與驗證, 實現“設計 -> 仿真 -> 原型樣機測試 -> 再設計仿真”的完整閉環。
' ?+ O, E1 `$ k2 u. T' q, @Tektronix - 挑戰閉合的眼圖 - BERTScope在高速背板, 連接線之應用3 o: q: }- Y! F
在高速串列訊號通過如背板或連接線(lossy channel)後挑戰閉合的眼圖,利用手邊的儀器創造一個極佳的測試環境,為高速通道的設計者們提供完善的設計參考。
+ x$ `3 N5 ^4 ]% j0 L9 ~0 |2 ?5 M整合SDLA與TDR以進行高速串列資料測試/ J& u7 k# ^. X
如何整合SDLA與TDR以進行高速串列資料的測試,分享給您最新的第一手資訊,替測試與仿真的相互驗證帶來了極大的便利性。
* p! ?& S/ w- V( V9 t: O) Z. |' G% s5 o2 c5 Q
這些都是與您工作上息息相關的各種實用議題.請點選這裡 馬上參加這難得的講座吧!! |
|