|
免費內建二維統計眼圖掃描軟體支援高速資料轉換器至FPGA信號完整性的快速系統內驗證。
/ n% Q8 Z1 f0 ^7 u3 x7 D8 B; W, K+ P7 D5 ?; t
(2013年10月17日,台北訊) 全球高性能信號處理解決方案領導廠商Analog Devices, Inc. (NASDAQ:ADI)美商亞德諾公司,今天發佈了一款基於FPGA的參考設計及配套軟體和HDL原始碼,該參考設計可降低整合JESD204B相容轉換器的高速系統的設計風險。該軟體爲JESD204B Xilinx收發器偵錯工具,可支援312.5Mbps至12.5Gbps的JESD204B資料轉換器至FPGA串列資料介面和Xilinx® (賽靈思)公司 7系列FPGA及Zynq®-7000完全可編程SoC。它隨ADI轉換器免費提供,透過提供內建二維統計眼圖掃描,幫助雷達陣列、軟體定義無線電以及其他高速系統的設計人員,更快地驗證採用千兆收發器的JESD204B資料轉換器至FPGA設計的信號完整性。 + W' L3 t4 w: E. b/ S) m x2 {
•下載參考設計:http://www.em.avnet.com/en-us/de ... escan-Software.aspx
" u0 L$ D6 ?% Q- G" E+ X/ U•觀看關於JESD204B類比數位轉換器、FPGA和眼圖掃描原理圖的影片:http://videos.analog.com/video/p ... oard-with-JESD204B/) p: o6 q6 z8 x8 L' I3 P. K
•瞭解有關Xilinx FPGA的更多資訊:www.xilinx.com/jesd204
" t- r9 K5 |/ ~: L! r# \. i9 [7 I! k•透過中文技術論壇EngineerZone™聯繫工程師和ADI產品專家:http://ezchina.analog.com/community/data-converters
; P6 ^+ H) J/ K. y1 s+ _•更多有關產品資訊,請致電亞洲技術支援中心:400 6100 006, 或發送郵件至 china.support@analog.com , 也可點擊ADI官方微博http://weibo.com/analogdevices ,或通過手機登錄m. analog.com 或 www.analog.com瞭解最新產品等資訊。
5 N" l. B$ |9 g& ^! C# |•更多ADI產品及應用影片,請造訪:http://videos.analog.com/category/chinese/' u, e0 a+ q+ n& e" P: Q! j
3 D7 A* l: _7 x+ l1 M k% y J
Xilinx高速I/O產品經理Revathi Narayanan表示:“ADI的JESD204B Xilinx收發器偵錯工具提供了內建眼圖掃描功能,能以統計方法確定FPGA內部信號的完整性,有效強化量測流程。其他技術均針對FPGA封裝的外部,並在Xilinx自動增益控制和等化器模組處理之前採集信號,而ADI則利用Xilinx收發器內建眼圖掃描功能,使開發人員可以監控FPGA內部JESD204B鏈路上的信號完整性和設計裕量,從而獲得更加準確的結果。”0 M/ h2 T' A7 D& f
ADI的參考設計直接從7系列IBERT核心中內建的接收器裕量分析功能收集資料,並在FPGA或者ARM®雙核Cortex™-A9 MPCore™處理器之一的內部管理本地資料,在HDMI顯示器上顯示資料,或者經由乙太網路將資料送至遠端監控站。通常,其他掃描工具在晶片外部測量信號,需要使用昂貴的量測設備,或者需要透過JTAG傳回資料,以便在實驗室的主機/開發電腦上查看。, r( R3 @. N, J
“即時”資料蒐集功能可監控設備健康狀態2 y! `; P4 A* P3 S9 \/ u1 C
替代型掃描工具一般透過生成僞隨機位流(PRBS)的方式來測量高速資料連結,而系統會在封閉開發環境中校驗該僞隨機位流的位級正確性。這種方式並不描述設計的實際表現,也不說明設計是否可能瀕臨失敗。ADI的參考設計使用流向FPGA的真實JESD204B串列資料來測量鏈路的穩健性。通過這種利用“即時”資料的方式,即使已在現場部署設計之後,也可監控信號的保真度,從而在產品的壽命周期內進行即時、預見性維護。 |
|