Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 17610|回復: 23
打印 上一主題 下一主題

[問題求助] layout到快沒信心了~

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2010-1-31 23:04:04 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
最近接一個adc的案子,從去年的25日,弄到現在,都還沒弄好5 G3 z- m7 `) @' k; K8 ^. f
弄到現在光是看到layout,就很頭痛。雖然各個block都有,也都修改好了,但是當初做的人9 j. q' s# y& w) D+ c: o( i+ x5 z
卻是東拆西拆的,雖然各block有8成的完好度,但是東拆西拆的電路,卻是雜散的,找地方放。
) g2 `' L+ n6 C, ]弄到現在真的是越做越沒信心,心情越做越 down。更慘的是tapeout日子都快到了。
1 X; f/ T/ U* W
& H# O! Y, N! e' _5 E& @- a3 s想請問一下,如果各位前輩們,如果接手的案子中,如果是像這樣子layout的各block只有八成的完好度的話
" P( ]9 m, R" z3 F3 ~( O你們會怎樣做?? 整個floor plan的擺放位置,跟前一個adc又不同的話,你們又會怎處理??
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂2 踩 分享分享
2#
發表於 2010-2-1 01:41:00 | 只看該作者
1散的block 重做會比較快,不然你trace 出電路時時間就會花很久.
7 J! T  P" F2 ^& p" H$ c7 w2做出後再給designer PEX 去post-sim 就可以.
3#
發表於 2010-2-1 14:36:05 | 只看該作者
接別人的如果電路小我會重新Layout
+ y# a/ s& t1 G* n如果是大電路那只好硬著頭皮做囉~~
$ @) D& y/ s" ~5 C; O* a6 ?+ Q; ]3 `' m) N8 w
加油~~
4#
發表於 2010-2-4 14:17:49 | 只看該作者
回復 1# ynru12 7 }/ l$ ]3 I# u2 W

% O% [+ m4 p' `3 z: R9 F3 [  @8 x0 S
    Hello~我可以了解你的感受~但是請您加油支持下去~等到結束後~你的能力會更上一成的~努力會有代價的~我前年也有碰到類似的問題~那時以為自己快撐不下去了~還好我師傅有在旁邊~我們就一邊做一邊"暗"9 d( b4 J, [5 o# \" s
的做完~做完後~真的覺得有跟以前的自己不同~現在我雖然不是很厲害~但是~加油~咬著牙~撐過~加油喔~
5#
發表於 2010-2-7 14:32:44 | 只看該作者
回復 1# ynru12 5 m3 |9 o4 l' H1 w3 o
# e' K0 ?6 {0 P4 ]' ^$ I$ Q
加油阿! 撐過去就開心了!!
6#
發表於 2010-2-8 15:15:48 | 只看該作者
一定要有耐心,总会过去的。平静的心最重要!
7#
發表於 2010-2-18 18:32:37 | 只看該作者
回復 1# ynru12
% u, ~% U) C4 i8 S+ U% g( S4 g1 [1 s4 P, e- X# d, L

; U& R, c! X4 c    佈局工作就是要具備靠自己去完成的能力和觀念,從專案規劃、floor plan、執行佈局工作、whole chip routing & verify。如果有他人幫忙也要盡可能自己完成才會有真正的體驗。
9 m& s, K' t, |% ^1 l! y* u0 F& T/ a承接案子有兩種,一種是完整專案晶片,你可以憑藉經驗和電路設計觀念去做好floor plan,再開始你的佈局。另外一種是承攬外包案,客戶會給予舊的參考檔案,也許會提供floor plan2 k4 z( d( Z4 t/ |
你只須做好佈局即可。; g( g9 }8 _! L$ c
但是大多數的案子都需要進行佈局最佳化,以期獲得較小的佈局面積來降低成本,所以會將大部分的重要電路集中佈局,比較不重要的電路就會拆開找空間放。大部分Fully Layout會是如此。要知道電路如何拆解就需要了解電路設計,可惜大部分的Layout engineers 欠缺電路設計觀念,甚至對製程技術也非常陌生,因此只是按照過去或是別人的圖形參考與複製。當遇到不同電路和floor plan時就會漫無目標,並且想要用抄襲方式去進行佈局,如此就會需要了解哪些電路被切割移動到其他地方,這會讓你花非常多的時間在了解他人的佈局,因此進度嚴重落後降低工作效率,在時間壓力下,會覺得無力感。
$ B! R. x' n2 b0 D6 p# d# {& a8 o6 y& R& F' ^
這樣看來似乎是承接專業能力與經驗不足以解決的案子,這是成長的機會,可以藉由他人的協助,自修或是進修,建議找專案經驗豐富的人協助,並且瞭解佈局設計原理
: P6 [* h2 u0 t切記!年資不等同於經驗,有些人做了很長的時間卻僅有個位數的專案經驗,有些人速度快,短短幾年就有幾十顆佈局專案經驗,佈局最不好的行為就是對著螢幕發呆,如果工作是沒有章法,那麼就會亂成一團。
, D" \0 \% d! S: Z: p" F1 q4 d9 S4 H. \: _* d; V
ADC是很簡單的電路元件,應該不需要10個工作日就可以完成,如果有空可以用原電路圖,進行不同條件的佈局,就可以累積更多經驗
+ S: [" [6 Y2 y! L# h- B4 }也請小心ADC有位元的問題,只要沒有處理好佈局,恐怕會有1~2位元無法正常動作。+ R' S- S5 U+ W. o! v

0 c0 g1 Z6 H- W; L" u: X1 E9 J簡老師
8#
發表於 2010-2-26 09:21:56 | 只看該作者
分享的不错。。。
9#
發表於 2010-2-27 01:41:44 | 只看該作者
這個分享 很實在 ...
! U4 }% w8 M& G6 G"佈局工作就是要具備靠自己去完成的能力和觀念,從專案規劃、floor plan、執行佈局工作、whole chip routing & verify"
10#
發表於 2010-3-3 10:36:59 | 只看該作者
加油!撐過就是你的~經驗是靠typeout的多寡.
11#
發表於 2010-3-4 16:37:44 | 只看該作者
本帖最後由 cooky0818 於 2010-3-4 04:38 PM 編輯
* Q( T* N4 W  s- {# e& k
& {7 n4 L) j& Z加油!撐過去喔...; m* t3 E* k! p7 H% q' ]
' i: L/ `( l% Y8 a* \
layout常常會遇到修改其他人的block1 L$ T: D3 i' Y7 ^/ v

* i. d  F1 O. w定下心來...一件一件事情分開處理....5 }( N# A" R) m# s' h" s0 @

+ z" s& T8 U! x8 a加油...
12#
發表於 2010-3-18 23:07:34 | 只看該作者
我現在也是新手菜鳥~7 q  U' G' o  S, d# F, }' d1 J
現在都是接修改的IP居多,
7 v" [& z9 z" }3 x9 ]現在就遇到散的~要修改又要新增device~
  Y) x  k; y5 y4 {5 x: t9 ~9 B呼~只能靜下心來了解他的電路分布再進行下一步嚕~2 {4 \2 ~& J+ ]; _- S
現在的我正在努理累積經驗中!!& d$ E" U; D9 E. @+ c- s1 X* c0 }2 L
希望哪天能讀當ㄧ面嚕!!
13#
發表於 2010-3-19 08:54:44 | 只看該作者
本帖最後由 yuany 於 2010-3-19 08:58 AM 編輯
* N% _. H0 z$ W9 i2 {: Z3 _
5 b3 e* S) z5 W关键是你的心态问题啦~~~1 F2 |- t6 d3 O$ A- z3 }) D' N
在连线的时候不要想太多~~也不要去想什么时候tapout. \0 l: d/ l1 m7 G$ p8 g+ s: n
因为你想的越多,浪费的时间也越多~~
3 @+ a$ p( \/ ]5 p! _8 i6 E# W+ X! i2 s+ ^0 G# ?" L+ N
另外开心你也得画完,不开心你也得画完,你觉得怎么选择会好一点呢!
14#
發表於 2010-3-20 22:58:32 | 只看該作者
加油加油! 先從subckt開始...從小的部分驗證...做一些DRC/LVS先求對~ 再去壓一些面積或效能去求好!
9 G; W6 J. L- t: a相信一定能慢慢做完whole chip! ^^"
15#
發表於 2010-4-7 20:07:55 | 只看該作者
如果是我8 z. D  F! p+ b- A

0 c' I) {/ {! [0 F我會先把原始的佈局看一次. Y; P: Y8 B( W0 ^& U
5 |& ]) x" G  N& u
然後重lay!' m! o/ `7 Q, L- S. f

2 G: \) k( C* a3 C1 W$ Y& b因為不是自己畫的
5 {6 o& q) H1 v% x會很沒有感覺...4 s. X2 U$ ]4 q6 _) t) F9 b
只會越做越糟!
+ T2 {/ S$ f: r然後就是浪費時間!1 Z* S% v" v6 v. G
最後還弄錯!
0 @- u- I" @! Z3 U! j& B$ ^$ s5 d, A- m3 B* |
不如一次搞好
/ H% x5 F, v2 M) G2 K  P' @自己重來/ _0 O+ ~* S  b
這樣一來3 _- T1 Q6 \( M
就算rd要改善電路% y8 R7 t8 P3 T- ~$ \, J
你也可以馬上知道改何處!
16#
發表於 2010-4-22 06:31:35 | 只看該作者
真的 最近接觸到的都是修改block 本來也有點不知所措 0 D5 Y, }. t0 m! T

" }( R, v5 K+ F/ X. ?2 W看了大家的建議 希望我也能馬上進入狀況
17#
發表於 2010-5-21 11:11:41 | 只看該作者
大家一起加油吧,我感觉静下心来就好了
18#
發表於 2010-5-23 20:36:53 | 只看該作者
淡定。淡定。淡定。淡定。淡定。淡定。
19#
發表於 2010-5-26 13:57:25 | 只看該作者
先RUN各個BLOCK...看缺那些~$ P! l8 J% e; U" O) P
若槁不出頭緒就把整顆CHIP丟下去RUN...
20#
發表於 2010-5-28 01:21:01 | 只看該作者
恩 最近也在學layout  想到頭腦快爆炸了2 B; z8 \8 T6 }, r* n4 k1 _  q
. G* P  L2 {3 d# Y/ v( h; a, u
加油吧
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-23 11:43 PM , Processed in 0.183010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表