Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 8479|回復: 8
打印 上一主題 下一主題

[問題求助] 求助!畢業專題為設計全加器,希望大大提供經驗

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-9-2 09:25:44 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
小妹的專題乃是設計一個低功率高性能的全加器晶片,而因為我們專題生是初次接觸學習vlsi 所以連一點mos電路設計概念都很少。
1 Z0 X0 t4 E+ D% Y( T" x而老師原先打算給我們一些參考資料讓我們方便設計電路,旨在培育我們學習佈局 畢業後成為佈局工程師。
8 c5 H% |; N* ^0 C所以專題內容中設計電路事實上只是應付規定 並非要設計的多好 ,只要能設計出1個低功率且性能比一般全加器還略高的電路就夠,並可以交由cic下線即可!
  B! N* j& e& r9 j' q& ?--------------------------------------------------------
$ F6 U! @4 O. X5 ~' a/ X# ~) A但老師本身非常忙錄,根本沒什麼機會遇到,不然就是忙到沒時間準備參考資料給我們,而我是夜間上課的 白天也有工讀,所以想請教先進們的經驗, 請問那裡有全加器的參考資料 夠讓小妹我從資料中設計出一個簡易且低功率的全加器 ,讓小妹純應付報告 而已。
! P4 Q8 I9 N: R( S因為目的在於學習佈局,且應徵佈局工作時,我想主管並不會再意你專題報告中設計的電路是否多好,但絕不能是直接copy別人的電路可修改   。主要看tools的熟悉和製程觀念吧!
7 e* ]$ B8 ?0 h; M- m. U# \. _8 l+ M8 K8 X; ^3 ~# S
不知是否有先進們 能提供經驗 協助小妹 解決問題,有這種夠讓人設計簡單低功率全加器的參考資料嗎?拜託了  謝謝 ^^
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-9-2 16:22:52 | 只看該作者
請問你是哪一間學校的,可以說嘛,看看有認識的老師嘛,幫你介紹。5 E8 n) t$ U2 Q5 @) x4 V& i
0 d& P/ J/ j4 ~( _/ d% x0 p( E
) g: f" h$ I+ K: v4 {3 P+ I
低功率的全加器其實在一般數位電路就有一般的全加器,如果是要低功率的那就多作simulator,找出最低功率的7 T8 o$ ?/ ^' ]8 a- J% I1 A, g+ a
MOS Length Width,一般將L設成很大,W很小。再去看電源端之current * voltage =Power就可以了。
. D- g8 J: Y- \) ~% h% O1 V0 c5 {& S. a2 D9 u0 T  ~/ I( I) \
提供釣魚的方法給你,希望對你有幫助。
3#
 樓主| 發表於 2007-9-5 21:56:03 | 只看該作者
謝謝大大的建議,對於目前沒什麼設計概念且剩一個學期專題就要結束的我,目前只想要把重心放在學習佈局而設計全加器只希望靠釣魚的方式解決!
' ?  p( h" k% y9 \( L/ q而小妹想請教各位先進們一點問題:
1 z* `+ i4 h8 r0 V% Z  O5 H% J: p請問大家有見過 xor_cmos_mirror 所簡化的鏡射式電路嗎0 g. @1 _6 T( J+ F# n
http://www.badongo.com/file/4265452
" m2 {, `3 u0 g- T# I: ^: Z這是我用powerpoint作好電路圖並上傳的網頁空間 的網址!+ Y7 s8 T9 y+ i7 {. a. Y
小妹想請問一下各位有見過這種簡化的xor電路的大大們  關於它的電路原理的網站要去那找?因為小妹搜尋不到這個電路的網站,只是聽學長說這種採鏡射式的xor比一般xor消耗功率低以及性能比它好等等....
3 t8 h1 L- a6 |--------------------------------------------& c. [/ D; Q" _/ ~. ~4 y  W% p* S/ }
小妹目前暫時想到的釣魚方法 是把1位元全加器的 所有xor採鏡射式的 應該會比原先傳統的全加器消耗功率更低才對(當然會跑spice來測式)。! i1 q: B/ `4 M* O# O9 P
1.還有這xor鏡射式電路雖然是2輸入,但在電路圖上來看卻像是8輸入 ,所以想請教一下2輸入怎看的?- F0 p) c' [  x, S: v5 p. G
2.另外是否有傳統cmos全加器原理的網站介紹?因為小妹找了很久都只是介紹真值表和等效電路圖。都沒介紹cmos全加器的優缺點等等... 讓小妹可以試著改善缺點來提升電路性能。
% o. K; D; G& C1 Q8 H  ]  K/ J* j5 y3.傳統的半加器乃xor+and組成的 ,而全加器乃2組半加器 和1組或閘 組成!3 Q, l  s* N& T" K4 m( m( q
但如果小妹將全加器電路簡化成,即將原先的 and及or 都換成nand閘,我將電路邏輯閘的種類化簡到最少,這樣對電路性能有所提升嗎?
1 K6 ^" g; ]' r, R6 R4 E& Y一個等效電路中 若將其中的邏輯閘 用萬用閘來取代交換 ,其電路性能是否會有所變化?) H' V5 f: Z1 @& D  E
4.還有低功率的問題,通常將L設大、W設小 能降低功率,但L設小、W設大 會沒用嗎?因為小妹使用0.35um製程 L規定 一定要設0.35- C9 C; C( g5 F! _* @! c
--------------------------------------2 k# n  P1 `4 F" f( X5 U
不知1位元全加器是否可能只加幾個基本邏輯閘就能比傳統全加器略為提升一些性能?還有1位元全加器的缺點是什麼?  小妹只查到4bit的串接全加器 就有進位延遲的缺點 等等...6 S' h5 ~; K8 ?! H) o' j

/ L& N8 \6 ?: h' K3 r不知小妹這種釣魚式思考的方向是否 有可行性?  也煩請各位先進們提供意見和經驗 謝謝^^  M. q: O1 S4 l: C( B2 a: a4 V
我只是認為 連傳統全加器原理和優缺點都不知的話,怎知如何改善其缺點或將優點再提升性能!! `- h1 q% a% q8 O2 O' E
8 @2 u8 H) {" [( L/ N
[ 本帖最後由 君婷 於 2007-9-5 10:01 PM 編輯 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
4#
 樓主| 發表於 2007-9-6 11:18:59 | 只看該作者
小妹還想請教一下那裡有網站或書本有介紹 Carry Lookahead Adder (前看進位加法器)和
& }) p" R/ E5 D6 N  q* ^8 ~Ripple Carry Adder (漣波進位加法器) 電路原理及電路圖和波形較詳細的介紹?
, \8 h. s6 Z* k* U4 V# C  [因為小妹想看看是否能結合它們1個速度快和成本低的優點   於1個單位元的加法器裡!
- V! x; f! T2 U$ i0 h7 s8 K但網路上並不太好找原理和電路圖、結果波形等詳細的介紹,都是談有什麼種類的加法器之類的等等!, x9 B2 I3 S; W: k% z+ I
還有請問電路中邏輯閘用其它邏輯閘替換 是不是能使電路工作速度加快? 這點想請教 ,並且想知那些邏輯閘能工作速度較快及 各種基本邏輯閘是否有優缺點介紹? 或是告知小妹那裡可以查到其介紹 讓小妹去研究 ^^
: `9 q4 d8 b( w. N* L還有如果將邏輯閘的 電晶體數目給簡化成較少棵組成 會有什麼影響 及好處 壞處?! W; N7 k- ~! s3 U/ O4 f% ~2 Y
因為上篇的回應 所談的xor用利鏡射的方式來設計 使得電晶體的總數降為8棵,而一般傳統xor 是10棵喔!1 X7 Y6 b) ^, Y8 S3 q3 E
小妹搜集資訊的方向仍不夠廣,所以想請教先進們 是否能提供意見協助 謝謝^^- q" W. ~: Q: H5 W
% ~" f5 ?& y; m5 s; v; r% {, C; \
[ 本帖最後由 君婷 於 2007-9-6 11:32 AM 編輯 ]
5#
 樓主| 發表於 2007-9-8 23:20:10 | 只看該作者
小妹想重新發問問題如下:
" e+ @8 d4 I1 }( L8 Z1. 專題題目是高性能低功率的全加器
& b( @$ O& H. o  l    小妹目前已知高性能低功率的全加器應該有的特性如:功率低、工作速度快(總傳輸延遲時間
- @( f: ~/ i9 J    短)、扇出數 多,小妹只知這3樣,請問還要加強那些方面性能才稱的上是高性能?
* {: d) [- o3 ^1 B2. 調整mos的w使得r 變小 ,於是功率上升: e0 `1 c) c6 @  b0 i
    小妹想請問 可以讓電路功率降低的因素有那些? 雖然w加大 p越大,但因為w增大而產生的寄生( @& g/ K' K8 Y& _
    效應越嚴重 會使c 值上升 拖慢了工作速度!
; D6 U3 i' d+ L, v    小妹只知佈局的面積小或是電晶體數量少 可降低電路功率!3 r: F# Z9 F9 H
3. 請問有大大能拜託告訴我 TG XOR 這個利用傳輸閘組成的XOR 那裡有網站介紹電路工作原理及 5 c2 C, i) \. t# ?% A$ w
   設計嗎? 因為我看不懂 它是怎設計出來地? 雖然照真值表輸入可得到要的輸出值,但它怎設計的
1 Z  k. b# M/ t! `2 D% T   有大大知嗎?   我查到除 TG XOR外 還有TG OR 但查不到TG AND ,如果我能知它怎設計的,那
* z5 b3 F- s. `- z* N  TG AND 應該我能自已推導設計!  T. t+ M# Q& v2 x. a# {
   小妹是想將全加器的大部份邏輯閘利用TG 來簡化 MOS 開關的總數,希望藉此降低功率及工作6 O! E1 n% q. t% ~1 X4 |# H! O' W
   速度# P5 r0 e5 v& w( P
----------------------------------------------------------------------
6#
發表於 2007-9-10 01:31:25 | 只看該作者
1. 所謂高性能,除了1.)功率低、2.)工作速度快(總傳輸延遲時間短)、3.)扇出數多
8 |' ~! Q, _; p- I' Z  c其實應該還有一點就是面積要小(或者所使用的元件數要少)
7 G2 g+ k0 Q$ T& V不過,補充一點個人看法,扇出數多並不太算是高性能的特點之一,因為只要在最後一級輸出加大其size便可
" ^( F+ A2 D/ O/ z
9 w. {- ]" h4 {4 Q0 _: m+ o2.其實,想要達到工作速度快的話,其W要加大,L要設為最小,同時,PMOS:NMOS的W比例值應為2:1(或者2.5:1)
* T4 `$ z+ o3 [! d而至於工作速度最高可達到多快,這點需要作SPICE模擬才準確,再者,不同的製程有其不同的最高速度限制,至於極限為何,還是得作SPICE模擬才會知道
8 }5 W( D: I4 q+ B5 Q7 w6 \至於功率要低的話,除了元件數少之外,另外一點則是從電路本身著手,這點對妳來說可能會有點困難,基本上如果妳能夠降低暫態電流的話,其功率也就能夠很明顯的減少. X- ~% X; R8 V' Y1 }) Q
. W5 r) c0 t! n: i# G2 b6 F
3.我不確定妳能不能夠借到這本書,英文書,書名為"CMOS Logic Circuit Design",1999年出版,作者:John P. Uyemura,書中的第6章是介紹Transmission Gate Logic Circuits,裡面的第4節有用TG OR和TG XOR及TG Adders等電路及其說明,我想應該就能夠回答妳的問題了
7#
發表於 2007-9-10 13:59:05 | 只看該作者
個人只是一個Layout人員,對設計方面不太懂,關於mirror的部份,
7 m* a8 i" @6 Y0 s- U$ ^0 q+ U只知道如果你的真值表上AB部份0換1,1換0,結果不變的話,這個可以用mirror的方式設計
, L4 p' k6 d0 X% S1 }# ^9 S* ^你只要設計Pmos或是Nmos,另一邊的就用mirror過去。" g* W4 t9 u1 @7 [- C. V& ~

2 ]- g( Y9 _$ P3 q5 Z; S5 v僅供參考,有錯還請指證。
8#
 樓主| 發表於 2007-9-12 21:08:01 | 只看該作者
關於扇出數的問題!8 S5 E% \* w% a; I- F% S. i9 t! F
小妹想請問一下 想要扇出數高能驅動許多負載 可以在輸出端加2級正反器所組成的非反相之緩衝器  來當作驅動電路!  但在此想請問一下 驅動電路的設計 通常都是設計在PAD區域吧? 而非在核心電路部份!2 W9 f9 x2 D) k7 P
因為書上有說過PAD區可規劃驅動電路來推動很大的負載 但並沒寫 是否可規劃在核心電路的部份?
) E! T- g% o- G2 M4 B( Q2 c同時舉反相器當緩衝器的例子:7 G  ~2 g. |" R( d1 |2 T3 b1 g8 H+ U
以最小尺寸的反相器當第一級,接著再以電晶體尺寸較大的反相器當第2級,如此類推 讓驅動能力達到 夠驅動 所要推動的大負載 即可停止串接!* e5 |0 x7 S7 L/ u% `' ?2 r
但像這種以反相器當驅動器的例子 ,小妹想請問一下   若串接了很多反相器來驅動大負載 不就在輸出部份會因為反相器串接了太多 而降低許多工作速度嗎?
0 O# h% h) f- C) l& M- [) i以反相器作驅動器的話,是不是只合適作小負載的驅動 這樣就不會犧牲多少的工作速度?7 I0 r" G% |& K5 {
還有關於反相器較大尺寸的設計比值 要怎設呢?+ q' k1 M3 w) J
以上是小妹 目前的疑惑  希望有大大能提供經驗  謝謝!
9#
發表於 2007-9-14 02:44:58 | 只看該作者
之前跟博班學長設計的全加器都是以要發PAPER為前提& c: g2 ^5 J" z* ~* z3 S

: M6 s0 c) I" H: n0 }所以找了一堆有關全加器的PAPER來看* B! f1 n2 {; e' {" y

2 m9 m' ]# t2 J& [! s3 G說真的  PAPER看多了  改電路的寫法就會有囉!!!
& s9 [. n( W9 H* h) K! ]
: N( Q- W. C7 Y, k' H! [$ c還有  你剛說的用NAND取代會少兩顆MOS  相對的POWER跟DELAY也會減少唷
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-24 09:56 PM , Processed in 0.174010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表