|
除非商用SRAM cell再也不會soft error (cause by energized partical 放射性粒子, 也就是alpha/ beta/ gamma射線),
& h' W- n% S4 g+ m, h5 }再則一般ECC是用在user data bit上, FPGA routing用的configuration bit是沒有ECC的, 就算有, 是多久會check一次?
0 {8 A5 P1 L$ W A6 ]8 P5 ~LUT ECC時會加耗多少功率 (一般FPGA燒錄時功耗驚人), 系統電源設計時是否需要保留該餘裕?
' Z, w' k& d9 \4 [- i/ g2 Z3 N( Q. E4 e1 L2 M& s
軍用系統或Aero space航空器要符合MIL spec, 很多時候系統本身就有redundancy, 如兩套電源, 兩套系統, 隨時可' v' w3 g# Y; R5 h
online hot swap, 甚至運算時都是兩套系統同時計算, 即時比較結果, 不一致馬上打回重算. 這種系統就算用了FPGA
) `6 T5 J4 D+ n" j2 a& z發生軟錯誤, 也可從備援1~備援n的平行系統得到正解. 更何況軍用SRAM base FPGA通常採用特殊製程的radiation-hardened 5 p% r7 u/ Y C2 I+ z
FPGA devices, 其成本也是非一般人能承受的.) l- K/ c& q$ m0 u8 r- A
) {9 U$ b/ |" y8 h至於FPGA SER (Soft Error Rate) 有多大機率, 可以看看這篇papper: "An Analytical Approach for Soft Errot Rate Estimation of SRAM-Based FPGAs"# l, K; @2 {' v3 e
http://klabs.org/mapld04/papers/p/p221_asadi_p.pdf |
|