Chip123 科技應用創新平台
標題:
SoC設計中採用ESL設計和驗證方法
[打印本頁]
作者:
masonchung
時間:
2007-12-5 12:49 AM
標題:
SoC設計中採用ESL設計和驗證方法
本文討論電子系統級(ESL)設計和驗證方法學在系統級芯片(SoC)設計中的應用。 ESL设计是能够让SoC设计工程师以紧密耦合方式开发、优化和验证复杂系统架构和嵌入式软件的一套方法学,它还提供下游寄存器传输级(RTL)实现的验证基础。 ESL設計是能夠讓SoC設計工程師以緊密耦合方式開發、優化和驗證複雜系統架構和嵌入式軟件的一套方法學,它還提供下游寄存器傳輸級(RTL)實現的驗證基礎。 已有许多世界领先的系统和半导体公司采用ESL设计。已有許多世界領先的系統和半導體公司採用ESL設計。 他们利用ESL开发具有丰富软件的多处理器器件,这些器件为创新终端产品获得成功提供必需的先进功能性和高性能。他們利用ESL開發具有豐富軟件的多處理器器件,這些器件為創新終端產品獲得成功提供必需的先進功能性和高性能。
% r6 Q2 i5 h# }
需要者請自行服用
1 G6 \6 q G( _+ ?, T6 b
, r5 I2 N. D- h* j( C
作者:
ipge
時間:
2008-3-16 05:14 PM
ESL 设计里还分很多层次,不知道您这篇文章里是关于那个层次:接近软件的还是硬件的?
作者:
masonchung
時間:
2008-3-16 09:38 PM
應該是采用基于SystemC语言的ESL设计方法学
% N' e. M% ~2 I( ]" a
实现快速设计和派生设计、快速硬件验证以及快速硬件/软件(HW/SW)验证。它还提供可以用来验证下游RTL实现符合系统规范的功能测试平台。此外,ESL设计工具可综合针对应用优化的定制处理器,以及快速开发和实现先进算法。其中 TLM是可实现及早开始软件开发、ESL设计以及验证任务的虚拟集成平台
作者:
hent_yang
時間:
2009-3-11 03:16 PM
不知是那个公司的材料,是否有整整的学习作用,能否给个章节介绍一下,不过还是先顶一下
作者:
ujrp
時間:
2009-3-29 02:33 PM
看起來似乎是份不錯的介紹
4 I# T& Y/ U) L4 m7 s! x* y
多謝你用心的分享
作者:
masonchung
時間:
2009-3-29 08:26 PM
Coreware 公司的文章
作者:
DZHsieh
時間:
2009-4-4 01:03 PM
標題:
some design article for your dwnlding
http://www.chip123.com/phpBB/viewthread.php?tid=11816398
作者:
syhsu64
時間:
2009-7-9 03:50 PM
要滿足Moore's Low, ESL 是不得不跨進去的門檻,
2 Y- r* \. p( ^/ _0 s0 Y
謝謝大大的分享
作者:
jasamu
時間:
2009-11-20 09:48 AM
感謝分享,正好需要
4 W* U; L! K/ |! m/ K
趕緊下載來試看看
作者:
vincent08tw
時間:
2022-8-14 02:13 PM
感謝大大們的分享~
8 P) R. X2 Z) Y# |. F
% a8 h' }- C+ H7 f& ^5 w5 v. h
Thanks for sharing.
歡迎光臨 Chip123 科技應用創新平台 (http://free.vireal.world/chip123_website/innoingbbs/)
Powered by Discuz! X3.2