|
Dear all,
. F; y: a( ?+ V8 n- V" e7 A小弟日前看到一篇 Intel 所作的current DAC
2 T! Q# f& e" K; `. W# u) ^0 |; e8 ~$ U0 Y6 m3 c. ?
有許多地方看的不是很懂,上來尋求各位大神4 @- X# u4 s( {" U) J8 K6 Q. m
4 t7 M' g; [- |; _& q# u
問題如下,0 g1 V) Q) W% T% E0 }" B3 A
4 f9 b0 P9 o7 T# S7 g, v
1. class-B current DAC 中的class-B是指正負半波分別使用 P/N current DAC 所驅動嗎?(類似一般class-B放大器的意思)還是另有class-B current DAC 的架構意思? ( {! z! L$ G) d% r {) e
7 a" Z% A1 r. m+ c/ F7 [1 w2. 據我所知,一般使用 Redundancy with <2 radix 的技術是放在SAR ADC 使用,目的是為了校正SARADC 內部 DAC 靜態錯誤,與一些容忍範圍的轉換錯誤. 但如何使用再純 current DAC ?/ R" P3 w, h& ]2 R* O$ u5 Q
1 U7 q4 \) }- C5 l
3.如附件上,paper上 Intel 有畫出DAC 的 Simplified schematic, 其中他所是用的 current cell 的大小為 4 , 7 , 13 ....... 1479 2947 的排列組合. 研究了一個禮拜還是不懂 如何使用 Redundancy with <2 radix 這些 組合,上來求助大神( t9 q p5 H# }( J
5 T( s; V9 Z+ a; T
4.如附件上, 一開始他使用 12 bit 的資料輸出 經過 DECODER 分為 兩入 11 bit 資料 到這我還能理解, 精彩的地方來了!!!經過 buff 之後送到 current DAC cell 時 又變成了12 bit , 注意一看 DP0~DP11 ...... ! m1 ~ s# ^8 v% ]( a
) ~/ {, X2 f( N' S0 y! k P小弟我才疏學淺,麻煩各位大神多多指點 5 i/ H/ \$ @: I! s5 d( N
8 Q9 a- Z3 R6 D+ h( z感謝 感謝
' G u1 Z) N2 a5 {- T% ~2 `3 Y! H
3 e5 r9 V0 f. K2 i# eAllen.6 ^& Z' b8 D O. c& n. {( ]
* C5 F: a( X" L
. R: a8 _- I5 ^8 ~# w
1 m' g8 S/ n, I; R4 Q
/ J D4 `. b9 h: a# U2 s; D |
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有帳號?申請會員
x
|