Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 2144|回復: 0
打印 上一主題 下一主題

[問題求助] Intel 使用 Redundancy with <2 radix 做的 class-B current DAC

[複製鏈接]
跳轉到指定樓層
1#
發表於 2022-1-17 11:19:27 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
Dear all,
4 f8 E! r$ G& W小弟日前看到一篇 Intel 所作的current DAC
, f+ D9 n. {% z* }# I% t3 Q
. [# h8 ^7 T/ {& T4 @有許多地方看的不是很懂,上來尋求各位大神
5 }/ D6 g+ r- i& W$ E! ~2 ~! P1 R/ _2 X. u9 U
問題如下,
  G1 v: `" o, \! g* O3 \' D! `
1 r& @6 U# Y$ x- H/ ?, P/ f1. class-B current DAC 中的class-B是指正負半波分別使用 P/N current DAC 所驅動嗎?(類似一般class-B放大器的意思)還是另有class-B current DAC 的架構意思?
* Z( T# q' n% `& U9 `! S2 |. c0 z+ B9 u
2. 據我所知,一般使用 Redundancy with <2 radix 的技術是放在SAR ADC 使用,目的是為了校正SARADC 內部 DAC 靜態錯誤,與一些容忍範圍的轉換錯誤. 但如何使用再純 current DAC ?8 e( ]5 a0 e3 N3 F
5 {" o" D+ N5 a: H
3.如附件上,paper上 Intel 有畫出DAC 的 Simplified schematic, 其中他所是用的 current cell 的大小為 4 , 7 , 13 ....... 1479 2947 的排列組合.  研究了一個禮拜還是不懂 如何使用 Redundancy with <2 radix 這些 組合,上來求助大神
) n; ^& ?1 r. M5 d, h, c8 c( J
! Y" M1 S+ Y; ]6 B5 X; S6 _4.如附件上, 一開始他使用 12 bit 的資料輸出 經過 DECODER 分為 兩入 11 bit 資料 到這我還能理解, 精彩的地方來了!!!經過 buff 之後送到 current DAC cell 時 又變成了12 bit , 注意一看 DP0~DP11 ......
- t$ d8 A5 K5 f' L) d/ I
  K) N, o9 X' h4 S: b小弟我才疏學淺,麻煩各位大神多多指點
' |- F8 Y/ w9 E, n& ~- t6 o; F! ~  C3 e4 x6 L
感謝 感謝
) N2 g6 ?$ Z# I8 V1 C7 C, f
: w1 P6 Z& Q0 K) A: FAllen.
5 U2 C) e& c4 N4 S& ~% K
9 Y3 A3 F& y9 }) Z) n- C8 ~* W+ f3 A
& a* L" E% c, O1 b7 g* o2 c- n6 Y; K, [4 [2 E

9 t8 z' ?7 k& h' c

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏2 分享分享 頂 踩 分享分享
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 12:51 PM , Processed in 0.152009 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表