|
請教各位大大2 Z' h( Z& v. f) P! w8 H
+ u' v. z1 Q8 C1 Q在硬體電路中(PCB板上)& U5 k1 F+ I$ I) t
' n6 A" A6 H6 l! V3 u* S常會提到的return path或是return current指的是什麼意思呢??9 f. `) P( x( S' |
: T0 l9 R6 T+ P假設signal從一個logic gate送出
) P2 R3 M! b2 X9 e9 L, ]3 y7 L7 I' V9 _" S, o! K
經過一些電阻電容到地- Q, U* D$ X3 z/ d
% b2 Z& P: ]. x7 ]. ^5 v那麼電流會從這個地流回最靠近logic gate的地嗎??
: `# \' `0 W# m3 I" J) c5 ~3 e9 e
2 }$ c) t7 I9 N0 E4 c為什麼不是流回電池的地??(假設logic gate的power是從電池正端出來)1 t) S* ?' h+ {3 r6 F
( ?& o2 p4 _% l# |( Q% e3 }# d2 a3 f
. t* v' g" d" z' L8 ]1 f6 f在書上看到3 H& ?+ |; ~! U0 n3 ~; _ L6 B
1 c% e: J9 H$ q/ M& r
高頻訊號的return current 會沿著最低的感值路徑流回
2 O; ?1 K& }/ \; L4 D7 M+ g Y0 v" _6 d) s5 V
而感值最低的路徑是在這條signal trace 下方的path(假設下方是一層GND plane)
4 p8 B" Z" u( P& \5 W1 X6 x: t! {* R% c+ l
請問有大大知道這個原因嗎??0 ?+ H ~8 c/ ~
% c2 v# ^% k* a v
: _, N+ C y. ]% R- g3 d另外就是在PCB版會在訊號線以外的空間鋪上GND
5 U: n- U9 L/ b* N4 H- Y1 Q# U7 X: h; m0 {+ _; b
中間層也會有整層都是GND的一層6 H3 e3 \1 t2 {* k
6 X+ n C7 J2 Y7 m
或是一整片的power
) ?+ @6 ~0 z$ \( o) V
- i. J0 P$ b8 i) A; O請問這個原因是什麼呢??
) l7 l, L/ o( L3 c
: v1 Z: l6 }& U" U" _) _6 W+ v9 Y: C5 M$ c, F! t
謝謝各位大大的解答^^ |
|