|
請教各位大大
5 `. Q$ G' H& ^" U
: O# L5 K; b$ x; s" H6 o在硬體電路中(PCB板上); o8 \9 x3 x* b
% _3 t0 ]8 [2 W/ g! D5 }/ W常會提到的return path或是return current指的是什麼意思呢??
% S' _. t! r3 m0 i" L
7 _5 K, x- E N假設signal從一個logic gate送出' C0 U0 }% g1 s3 X6 T
7 X3 q$ x1 `, o8 G7 D7 E" Y
經過一些電阻電容到地
: w, @3 J! Y1 [ @. U( z
? F( a! [- W那麼電流會從這個地流回最靠近logic gate的地嗎??
; m( V! Z) s: |* Y
2 u) l$ B' u2 `' e! p3 x) h8 A為什麼不是流回電池的地??(假設logic gate的power是從電池正端出來), L; N8 W3 e; D) V) W* E# L. R; E
" y/ @4 [. N: O! }) }; A, K
7 Y9 `; o5 O. k% n1 W在書上看到
8 j1 x. \- I) z% P2 N; d9 j$ ^$ Q* F6 P
高頻訊號的return current 會沿著最低的感值路徑流回
' i8 i$ h& ~; N3 Z8 u9 j3 T% U
8 a' p& X( f( c& n8 |) K9 s# b而感值最低的路徑是在這條signal trace 下方的path(假設下方是一層GND plane) v. }) X6 w7 N! j5 f/ @
" J) k1 m: q6 P- i請問有大大知道這個原因嗎??& X+ p9 I- b/ U7 s9 G( M7 \9 h3 q
; p3 x) g1 |, J3 O6 E/ s4 p, O) T
4 ~3 [0 K2 J* `) F% ^5 M另外就是在PCB版會在訊號線以外的空間鋪上GND4 y4 w5 U( O0 ^/ ]
+ q* R( |$ v( _' J% L7 u
中間層也會有整層都是GND的一層
8 f0 C& G! m+ b y, s, K, @ J7 e/ X, J- f; O! P0 e) G% s6 W
或是一整片的power- x+ o3 `: C# E' R
3 V P$ u! h5 G& o& E& l請問這個原因是什麼呢??
' s8 {: w& j- f V2 n- O
6 u: T8 @5 q' o `& k% i
7 d, A( R# h9 [# N謝謝各位大大的解答^^ |
|