|
電子系統級設計所面臨的挑戰
5 S) @* i9 t# i% p+ U6 o根據 思源科技市場行銷部負責ESL偵錯產品規劃╱賴依秀 指出 在 ESL所遇到的硬體除錯問題,包含:1 V5 X- L- i7 H# C$ ~; a
: m4 R2 P' e! }, A
(1)追蹤硬體各個不同層級的資訊交換7 f: v" S6 g: J
(2)程序錯誤所造成的問題:資源競爭(resource racing),訊息競爭(message racing),死結(deadlock),活結(livelock)
8 w' }9 G6 r" f! x0 w(3)模擬時間或重複複製錯誤的時間過長
1 t- K" q: |! Q2 X(4)除了硬體相關的問題外,軟體和硬體的除錯更是複雜' V8 D$ u8 h1 f- f/ P
(5)當有錯誤發生時,如何停在(break)在軟體的某一點,追蹤軟體和硬體資訊交換之間的關係
+ u8 D! \2 X* C) T+ x(6)當停在軟體的某一點,如何讓其他處理器要繼續跑亦或是停下來- O9 \1 D6 G; g; X) _
(7)如何分析硬體資源應用是否最佳化;經由軟體工程師或編譯器產生的threads,是否有將硬體資源充分應用 |" o! L& |5 |; u
(8)根據不同的應用,如何在價格、速度、省電上很快的抉擇出軟硬體系統的架構上2 j% Z5 y% J: R
9 z& ~$ v' j, t: Y+ u H, i/ e因此,在ESL,好的除錯軟體和分析軟體更扮演著舉足輕重的腳色。大家認為哪些問題最大?是最大挑戰?來交換點經驗談?:o |
|