|
電子系統級設計所面臨的挑戰 $ o w* |( V! L& {# {
根據 思源科技市場行銷部負責ESL偵錯產品規劃╱賴依秀 指出 在 ESL所遇到的硬體除錯問題,包含:6 }9 v$ c! D: F
) U( R) f4 A! {- ]* t; [(1)追蹤硬體各個不同層級的資訊交換
: f8 D* t; e, K0 m(2)程序錯誤所造成的問題:資源競爭(resource racing),訊息競爭(message racing),死結(deadlock),活結(livelock)
# u4 l" E6 y s3 z(3)模擬時間或重複複製錯誤的時間過長
N2 P5 O2 }- N. V% h(4)除了硬體相關的問題外,軟體和硬體的除錯更是複雜; ?1 U% O9 _" z2 o$ M4 W* r
(5)當有錯誤發生時,如何停在(break)在軟體的某一點,追蹤軟體和硬體資訊交換之間的關係1 E/ a, C" P- I* B+ |2 `
(6)當停在軟體的某一點,如何讓其他處理器要繼續跑亦或是停下來
6 x6 I! Y& `7 c: M) H; \* I(7)如何分析硬體資源應用是否最佳化;經由軟體工程師或編譯器產生的threads,是否有將硬體資源充分應用
( z" b P, }& H; q; v! w(8)根據不同的應用,如何在價格、速度、省電上很快的抉擇出軟硬體系統的架構上' m5 q$ |& e0 v, v) n
! P$ v% K2 [3 X% |% J
因此,在ESL,好的除錯軟體和分析軟體更扮演著舉足輕重的腳色。大家認為哪些問題最大?是最大挑戰?來交換點經驗談?:o |
|