|
請問我有一個電路 裡面有兩個獨立的ios pmos
4 D$ r5 V' P, ~, Q" E7 }" Z& v7 y! m0 J- N# T2 d
一個body 接power 一個floating ]3 E4 q( E6 a$ s, d; f
8 N6 [/ Y+ I+ p# A* H: C5 ]& }
我lvs 驗證後 ,出現 floating 那點的net對應不到 ,但如果我在floating 那打上 和netlist 一樣的netname 就認得到 但是會多一個pin的錯誤$ u7 B# |# e+ g! @% q2 H& o
8 b6 O, d* L) ^% N' @我如何能在 不出pin 狀況下 解決此問題
* o0 G! i U5 k! s; U) S$ }$ v8 P. p& l; K' [
$ G! Z) u1 h/ X. G
我power name 有宣告
. s9 q) J# S* b2 K: H5 P( x0 p7 K* ~& b/ j! F$ B4 J$ ?
但出現miss name 的是 我iso nwell 需 floating 的mos 我那mos 不接任何電位' E) o: K9 F+ ^7 R! h
" a6 `% g E) Y! J: x% i但lvs report 卻對應不到 出現兩的錯誤 分別為- q" @& R2 Z8 {$ T
. r! n( O ] @& V; t2 rlayout name source name
) m |+ i7 S' \ p-----------------------------------------------------------& `3 G( ^$ l: i# w8 t j' Y7 c
**no similar N_111+ L. `6 ?6 O5 w' r% H1 Q6 L- L
, z% w8 y' ~- {$ x! y' X# `6 `) t* J
NET 18 **no similar
$ Z/ `, l9 W o4 u9 l) G* J8 g' D8 ?- r/ t
但我如果 LAYOUT 打上 N_111 兩條線就會對應起來, ]- X( q, l1 @, _! F5 l0 _5 ?
2 t/ g% N/ |& X4 s
但那不應該出PIN) C+ T! S- n+ f5 ?: t3 v& K
) ^( n; }' Y6 g$ f( P$ F3 R( |( g
我需外接電位的 都出pin 所以沒設global 旦出問題的是需floating的
* T- B( a$ Y$ w4 v) a0 Y3 I+ e' B( a: v7 R; [
) @% N$ v( G& D1 A: E
~~
! B: ^% f6 o" @! hMMP6 OUTB OUT VIN VIN PI5 M=1 W=4U L=1U: O! h4 o% z- V, w. Q
MMP7 N_10 N_4 BAT N_111 PI5 M=1 W=2.4U L=10U
$ Y; L) D* ~' P: X2 H5 A# J2 W~~! o4 [, V7 o2 J/ @' L7 v: q* z. w
mp6 接vin mp7 floating 但 net N_111 認不到 |
|