|
我想請問有關於SOC encounter的clock問題。
4 _( A2 X p ]! E
- L: F3 l' g% [" o我有一個vhdl架構,以"圖"為例,有三個clock訊號分別是以clkin、timer_clk、seg_clk命名。
[: K8 }- V7 x3 k' h
2 L/ `2 ^' Q9 N( q. G; l: I3 A因為clkin之訊號是輸入腳,撰寫io檔時就會定義到clkin之腳位,於是執行Clock>>Clock Tree Browser時只有clkin之訊號。/ X7 B3 Y$ u( Z! ~
. j) ~8 P: c8 J) {5 Q! I
但是內部的clock訊號"timer_clk"與"seg_clk"則是要以何種方式定義才能規劃,
1 e6 r" p" w4 |1 a$ ~" [
% f8 F9 }+ A2 [5 z% }* a: [使其訊號為Clock Tree方式呈現??是分別需撰寫至io檔??還是有其他方式完成?- C2 V T' Z7 ~( [
7 W! ^! B# o V/ y: j% u
希望各位能給點幫助
: G+ @& }' U! R& {4 w
# j- x8 w4 x# |- o+ OPS:; k( |; C9 k& S3 }* l, g
程式(.VHDL)如附件 用Design Compiler 轉給 encounter
2 j( I- v; c; S- v5 S圖是timer12disp.vhd的原始架構之一 |
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有帳號?申請會員
x
|