Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 10164|回復: 6
打印 上一主題 下一主題

[問題求助] 请问:TSMC工艺下画版图遇到的问题?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-8-14 16:34:57 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
1画版图的时候出现这个的错误提示,如何解决?
2 W. R; N; L2 _+ K6 |LAT.3P { @ N-well pickup OD to PMOS space > 30um; u  F1 R+ V, t! K* J
  NWELi_US = SIZE NWELi BY - 0.085 // 0.12/1.415 = 0.085% J  y6 i3 x2 m; |! y$ a
  // 30/1.415 = 21.201, (0.6 + 2 * 0.085)/1.415 = 0.544
, E# ]9 h$ j' ]% ^2 D: o& I- x% r  NTAP_OS = SIZE NTAP BY 21.201 INSIDE OF NWELi_US STEP 0.544 TRUNCATE 0.544  C, U1 b# o7 Y
  PASD_FAR = PASD NOT NTAP_OS
; {, a7 v; i/ M; ]$ o  PASD_FAR_FILTER = SIZE PASD_FAR BY 309 W* M6 C$ c& u4 i2 x2 L
  NTAP_NEAR = NTAP INTERACT PASD_FAR_FILTER
  R! R! N# J4 O  // doing an more accurate sizing, x8 F$ _2 w" I# b6 o. o
  NTAP_NEAR_OS = SIZE NTAP_NEAR BY 0.10
$ L; E2 ~# H  S  NTAP_90_CORNER = INT NTAP_NEAR_OS < 0.06 ABUT==90 INTERSECTING ONLY REGION. g# N$ }! w% O* `1 Q
  NTAP_OCT = NTAP_NEAR_OS NOT NTAP_90_CORNER
( h# U8 ^- a. x& H  _  d; S6 o; u  NTAP_135_CORNER = INT NTAP_OCT < 0.04 ABUT>134<136 INTERSECTING ONLY REGION$ j; D9 O! Z  C7 V6 c5 q
  NTAP_HEX = NTAP_OCT NOT NTAP_135_CORNER+ f0 s/ Z. d: `/ \6 q5 `4 o. ]
  // 30-0.10 = 29.9
! @, g, _; I- x) o  NTAP_HEX_OS = SIZE NTAP_HEX BY 29.9 INSIDE OF NWELi_US STEP 0.544 TRUNCATE 0.544
. b8 s! p' t, m" n0 h  PASD_FAR NOT NTAP_HEX_OS
8 p- A; G* _' V2 N+ i}
9 c' S2 t+ _- h% o2.PMOS衬底要接VDD,请问要怎么接?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-8-15 23:07:52 | 只看該作者
這條是再說pick up不夠密集吧?
: ]2 ?7 s, j0 |# v' ]0 M因為rule規定30um之內要有一個pick up7 a+ t6 a' r* E4 u: L' O! _
PMOS的話 就是給個VDD的pick up吧?3 [; x' Z' |  ^. H7 [& O
5 t6 Q& N0 I6 o5 h) Q
應該是這樣吧? 因為我也是剛接觸的新人' P+ H4 p2 a; K9 F$ H9 n$ e
請多指教 謝謝
8 R* N1 t. x( @1 W0 Q, G, }7 G  \* x/ J2 B
怎麼接..
3 T; f5 W) r, e" b" l- E+ F7 s就作一個N+ OD 然後從VDD接電源上去給它
( ^; |9 d* M) L( o4 F這樣就是PMOS的pick up了, o- e. C+ h5 H+ K3 V

( e& n- a. u6 U& X9 {, A1 x0 t[ 本帖最後由 ulf 於 2008-8-15 11:09 PM 編輯 ]
3#
發表於 2008-9-6 12:07:37 | 只看該作者
这个就是你的电源与地的衬底打的不过密集,与衬底连接的两个点相对于你报错的地方都超过了30um,所以才会报这样的错误。
4#
發表於 2010-9-20 14:59:47 | 只看該作者
多加点subtrate,这对layout是有好处的。
5#
發表於 2010-9-20 21:55:50 | 只看該作者
这个问题指的是你的nwell pick up和pmos距离太远了,虽然pmos的衬底也是接到了vdd,但是由于距离6 C6 N0 J* J5 }. {
太远,衬底偏置效应就会很严重,所以报出来的结果是有LATCH UP风险,最远的pickup只能是30um,rule
" N2 Y0 N; S0 i4 x规定不能再比30大,>30 LATCH UP风险就会变的很大.同理nmos是一样的道理.
6#
發表於 2010-9-24 13:53:12 | 只看該作者
PICK UP  指 BODY 那個 PIN 轉換成 LAYOUT * S: c, G6 a3 ]
PMOS ㄉ BODY 是 NWELL    用 N+OD 連接  即 NWELL 中 ㄉ N+OD
" U0 X3 ]( p0 a- L7 |0 N& K8 jNMOS ㄉ BODY 是 P-SUB     用 P+OD 連接  即 P-SUB 中ㄉ P+OD
7#
發表於 2011-2-15 17:52:22 | 只看該作者
这条rule是为了防止latch-up的,意思是说你的nwell的偏执做的不够,应该在每30um的地方有这样一个nwell的偏执,只要在每30um的地方加一条nwell偏执就可以了。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-24 12:01 AM , Processed in 0.165009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表