Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5342|回復: 3
打印 上一主題 下一主題

[問題求助] 新手誠心的發問~~~

[複製鏈接]
跳轉到指定樓層
1#
發表於 2010-5-8 14:50:04 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我想問!!+ X& X7 t& J$ Y. K/ V
3 p4 c  W$ o& j/ F# S7 {
如果再畫一個類比跟數位都在一起的電路該怎麼畫會比較好??8 ^6 L) t* T3 N( n

1 U1 X0 O4 h% @! {; L* U* \該注意些什麼小細節??
& U) ?8 w( t( K& R  G5 X1 K* q
- U( n. s' S1 ^2 Z0 H還有面積 跟 把線(MT)橫跨過MOS(會產生寄生電容)要如何取捨??(跨過數位和類比的mos)! S( t" E9 J0 M# e
/ N& `; o  F# x
假如VDD W為5u那麼我的 VDD Line W該為多少比較合適
  k6 h( R* [/ R( y& R$ G2 D) W& y" j; w8 ~
% ^" Y& _' y$ a( r% M應為我都會把 VDD Line畫得比5u小一點點 像是3u左右!!
& g) v8 K, ?1 e) A$ p7 b- u: F7 h) L6 i' R) ?- t* O. W
我覺得這樣可以補旁邊有空隙的地方補滿!!可是有人說這樣畫造成多餘得浪費2 W. Z( V: F* t% V9 X

+ e' P# }7 x0 G7 _所以與其有空洞的地方比較好 還是想辦法補滿會比較好!!; d. p1 n5 m7 U/ R
(簡單來說像是把線畫粗一點 或者是明明已經接去vdd了 還硬要多畫一條接去vdd之類的)
1 P- e$ I- ^. ^. X# D( j% Z7 J, f- c3 D+ |% F0 G
不好意思 問題很多 因為剛學不久 很多小地方根本還沒了解 如果看不清楚我在問什麼 也請糾正我2 d. I$ t' D& H# N' c9 H6 T, o

  F! m9 u% r' t/ |我會再詳細的解釋!!  謝謝!!
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2010-5-10 23:42:00 | 只看該作者
我學長說...." h8 {8 P/ ]/ o, ^/ o
經驗很重要....
1 n% P0 F+ Q6 o4 cN/PMOS的特性要看懂L/W
7 b6 G4 U, [: K0 C9 ~R、L、C的類比跟數位的畫法也大概要知道.....0 P- H; L8 Z: t! E; G; V" F
還是去書局或圖書館找有關VLSI佈局技巧或CMOS IC設計等書籍9 w3 f- n( M8 ]$ c+ z
要馬花錢去CIC上課....( E0 N; f' e4 j6 H0 P
會用hspice模擬的話 就自己模擬看看 那些面積大小的差異與好壞0.0! f  I0 Q. J1 w5 `
我也是新手~學長都這樣跟我說= ="
3#
發表於 2010-5-14 10:28:31 | 只看該作者
我的做法如下,4 [" u* [( J. [6 r
1.先考慮有沒有足夠的SIZE,若有我會讓digital and analog 吃不同的POWER and GND
3 |: t; |+ i) q$ E2.至於POWER要畫多寬,其實應該以該circuit吃多少電流而定,我通常還會再大1.5倍
- l8 ]& I0 T" b, M: |/ ?3.跨線的原則,clock訊號不誇MOS而且做shelding( `. e  D7 [& N+ k
  OP input MOS 不能有跨線
4#
發表於 2010-6-3 22:50:43 | 只看該作者
THXS FOR 3F SHOWS!!!
4 d! y) j/ Q* N: x
/ s& ^! h0 o" N$ N2 QIT'S VERY USELFUL
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-24 04:19 AM , Processed in 0.161009 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表