Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 7360|回復: 1
打印 上一主題 下一主題

10/8 2008台日半導體產業技術論壇 探討 3DIC 下世代半導體新技術

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-9-11 11:38:09 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
子產品朝向輕薄短小、高效能發展已成趨勢,高度系統整合與無線化將無可避免;具體積小、整合度高、耗電量低、成本低等特性的立體堆疊晶片(3DIC)成趨勢。隨3DIC技術發展,強調垂直分工的半導體產業價值鏈互動模式也將改變;IC設計、製造、封測勢將重新整合、位移,而新產業型態及供應鏈也將應運而生。3DIC為下世代半導體新技術,各國目前多在先期發展階段。台灣已有全球最完整晶圓製造、IC封裝、設計產銷鏈,深具發展3DIC潛力。) _, {; g- i  H$ b# O% E1 |  E, X
此論壇將提供下世代製造的整體觀點,聚焦在關鍵領域-製造與3D封裝。伴隨著關鍵製造技術(記憶體,邏輯,非揮發性記憶體)與3D封裝技術的短期與長期的科技需求與潛能挑戰將會在此論壇中進行討論。7 P1 |, B* b# _. r/ ]# r
2008年台灣與日本半導體科技論壇將會透過領導產業與學界公開的討論與分享製造與封裝的觀點,連結台灣IC相關產業與日本產業,創造價值網絡。' L$ O& Q* l  X

2 G; a, M5 I+ Y9 a4 J8 L
活動網址:http://www.digitimes.com/tw/seminar/DGT_SIPO971008.htm
洽詢專線:+886-2-87128866分機319陳小姐
傳真專線+886-2-87123366
傳真確認專線+886-2-87128866分機0
參加方式:免費參加
報名方式:網路、傳真報名
活動議程:
Time
Description
Opening - Vision of Collaborative Alliance
08:30 - 09:00Registration
09:00 - 09:05Opening Remarks " Q/ M/ ^8 G+ x4 c1 r4 G
I. Representative of MOEA : V: t: `) W0 ~- v1 M
II. Chairman of Association of East Asian Relations
09:05 - 09:10
09:10 - 09:30Message from ITRI
5 y. e8 Z7 e. EDr. Cheng-Wen Wu
8 P: _$ H/ Z& e8 ^- yGeneral Director of STC
09:30 - 10:00Keynote Address I
1 L8 @, }/ V4 D0 E5 S5 G9 T* q  RChung-Hua Institution for Economic Research, CIER
10:00 - 10:30Keynote Address II8 q* j, k, }. f# _
Prof. Mitsumasa Koyanagi 
$ U. U0 r' D3 O# U) Y; ?5 D+ aChief Commissioner , 3DIC 2008 Organizing Committee
10:30 - 10:50Break
Session 1 - 3D IC (Manufacturing) Hosted by Jing-Jou Tong , Executive Assistant, STC, ITRI
10:50 - 11:20Topic: Challenges of 3D IC+ `: I, Z  i- X4 \8 A2 v
Mr. Tjandra Winata Karta
# q0 ~* T2 M. f: QSenior Director , tsmc
11:20 - 12:00Renesas SiP Future Technology 6 f2 z$ O' t. G- p. a' ^# Y
Mr. Masashi Umino
% r* a+ {! H7 x" v+ K* Q, aGroup Manager , RENESAS
12:00 - 13:20Lunch
13:20 - 13:50Emerging 3D-Memory Device
( o( f6 _; `9 f( r0 T/ ^0 e- }Prof. Ken Takeuchi
1 o8 \  Q) {% B/ b- oThe University Of Tokyo
Session 2 - 3D IC (Packaging) Hosted by Wei-Chung Lo, Director , EOL, ITRI
13:50 - 14:20Topic: TBC
3 P- N5 j$ }+ `& i. ]: kProf. Hajime Tomokage - _! R0 O3 h6 a1 j
Fukuoka University
14:20 - 14:503D Packaging Overview% @4 Q$ b" _7 K. G" @5 C
Dr. Ho Ming Tong
& e3 |: n! X# l. `Chief R&D Officer, ASE Group
14:50 - 15:20Emerging business on Silicon interposer BGA package, success or fail?
. g( m& N% q, u( u1 ~/ k( O) DMr. Naoya Tohyama. ^5 ?2 Q5 T' p" V6 i; @6 q
Liquid Design Systems, Inc
15:20 - 15:50CMOS sensor and logic wafer level package 3 ^( j6 Z3 K+ {8 c( Y
Mr. Wei Ming Chen 0 Y. b  [  I7 a. _
R&D Vice President , Xintec Inc
15:50 - 16:10Break
16:10 - 16:50Topic: TBC & D9 S2 R% W. l0 h  l% F
Mr. Takeo Minomiya + f$ u- h! l, d# T7 I
Board Chairman , TSUNAMI Network Partners Corp.
16:50 - 17:20Panel Discussion
※ 備註:主辦單位保有報名與否、開放進場及最後更改議程之權利。
7 Z# Z0 x8 v5 A2 s
注意事項:1.請於10月6日(一)18:00前完成報名,超過時間者請至現場報名。若報名者不克參加,可指派其他人選參加,並請事先通知DIGITIMES。
2.請於活動開始前進行報到。未能準時報到或當天無法出席之學員,本活動無法為您保留講義及座位。現場報名之學員,主辦單位視現場狀況保有開放進場與否之權利。
3.報名確認均以活動前一天發送之報到通知單為準。
4.若因不可預測之突發因素,主辦單位得保留研討會課程及講師之變更權利。
; R: J7 t$ C: I: ~' ]) y: }4 O) |
主辦單位:經濟部工業局半導體產業推動辦公室   中華經濟研究院- H% Z+ d* Y: @, v0 J
協辦單位:
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂1 踩 分享分享
2#
 樓主| 發表於 2009-3-25 10:58:40 | 只看該作者
3DIC技術研討會
時間:2009/03/26 ~ 2009/03/26
& h5 e; M6 x( k! O地點:工研院51館2D 9 M; |$ c! o# K. y
2 B" y; w3 `" B- m( k
  由於電腦與通訊產品的迅速發展,近年來半導體相關產業為了滿足消費者對電子產品輕薄微小化與高效能的需求,使得晶片封裝製程業逐漸脫離傳統的技術,朝向高功率、高密度與低成本的製程發展,而三維堆疊式晶片(3 Dimension Stacked IC)的技術乃成為全球關注之焦點。有鑑於此,工研院電光所特別邀請在Semicon China 2009之Invited Speakers於3月26日來台,針對3DIC技術最新發展趨勢作深入報導,希望藉由這場技術研討會,能提供與會者在3DIC技術研發方向的參考。
+ p/ Z8 L+ Z6 W% x, s. o9 J3 X" E% e- q9 m, s8 u6 t2 }) h9 A
指導單位:經濟部工業局+ I  N5 K, e  |/ F  }6 L
主辦單位:工研院電光所
( T7 p6 W  ^" @; P7 r6 i9 C協辦單位:Ad-STAC聯盟、AMPA聯盟
# _! R6 [2 D, L4 X0 U+ z時   間:98年3月26日(星期四) 9:00~16:30
- G% T- k: i' N' O% j& |0 l# Q2 L地   點:工研院中興院區51館422會議室(新竹縣竹東鎮中興路四段195號)
3 q5 F% f8 I$ X9 m. y
【活動議程】
4 v' V. k6 J" w. S0 `! t1 g
8:40~9:00
Registration& j" r! ^1 U- g
9:00~9:10
Opening
Dr. Lo Wei-Chung Director, EOL/ITRI
9:10~10:10

, t0 D7 H+ @, j( r$ c

9 n; F: `2 Y7 v3 s3D Integration, the present and the future. ) Z' f  a( X8 F2 d* [: m7 C- |$ W
Dr. Tom Jiang
. ?8 |0 J1 \6 W: N  H; V5 nManager, Micron, USA
10:10~10:40
Break

6 \, W! Y( E' D/ B' N' N
10:40~11:40
0 n% y7 J8 j3 m/ e
Challenges, Trends and Solutions for 3D Interconnects in Lithography and Wafer Level Bonding Techniques.
Margarete Zoberbier, Suss MicroTec, Germany
11:40~12:00
Q & A
1 d4 p* B3 ~4 v6 a  U* z5 y9 z
12:00~13:30
Lunch

, v. @8 e* H( o) i: B+ d: O2 V; p  f! m
13:30~14:30
- g( l; p. N' s! o! c9 n( z# g
Throughput Enhanced Flip-Chip to Wafer Bonding: The Advanced Chip to Wafer Bonding Process
. L: o, z9 X! o
Stefan Pargfrieder

, q; R* `- S$ _( [$ e5 B/ Y
Business Development Manager
1 u- ~  V. J, i( G, ?" S
EV Group, Austria
14:30~15:00
Break

: q9 c2 P7 M# b4 d, n; M+ o& ~0 D
15:00~16:00

$ y) I7 N& L2 \% ?+ a
3DIC Technology Development and R&D activity in Asia Pacific Regions.
& g( w" Q6 h6 J1 A# \( r
Dr. Ricky Lee
: e' ]9 @% _2 p: z7 ^- w
Hong Kong" P3 ~& i+ l* x" w  o
Univ. of Science & Technology
16:20~16:30
Q&A

6 F! J& [& M: V
# G: n) q9 h' ~% p
參考檔案: 81_980326-3DIC技術研討會DM--V4.doc
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 06:59 AM , Processed in 0.169009 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表