Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6690|回復: 11
打印 上一主題 下一主題

IC LAYOUT人員與90奈米以下製程

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-4-11 17:31:18 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
最近看見一則新聞,台積電開始導入45奈米製程,不由得讓我想起前陣子看到的一篇文章,90奈米以下製程LAYOUT人員需求度將越來越低。
' ]6 l; C9 R! a7 e0 P5 }! m, d, p( F
8 G7 ~( J( {8 i    晶片產業已經有好幾十年了,如果我們回顧廿年前的LAYOUT圖,我們會想∼∼∼他的手法為什會這麼粗劣。那十年後的人看我們現在,會不會想:2007年那時的人為啥那麼笨,做IC還要找人製圖。那時會不會是∼RD設計完,丟進軟體∼∼LAYOUT自動跑出來了,那如果真的發生∼∼∼LAYOUT人員可能就不需要了。
) |& j, `' `, \: Q0 c% z: B; w* Y4 S7 g+ G5 ~. {
    你說這是不可能發生的,那∼∼∼十五年前的人會想的到今天45奈米產品真的能實現嗎。台積電做45奈米,那美國一流實驗室中會不會正在做更小的製程,還是說其實更小製程已經實現,只是因為成本不符無法商業化,我曾經在好像牛頓雜誌看過1奈米製程文章,好像是用『碳管』來做的。7 z* ~& M8 U; r. p2 y
+ P' f1 R2 ?/ J- R* X. M7 g7 d- U6 ~
    在我還在思維我未來會不會馬上失業,我就看到最下面連結網址那篇文章,他的標題叫做『你要自己做65奈米晶片的線路佈局嗎?』。
: J0 m0 S) Q" X: N; E% y1 I  v) U' V( W) ]2 @
    我截錄一段下這篇文章內容:『大部份人認為,65奈米節點晶片設計只不過是對洩漏電流、多變性、訊號整合問題投以更多的關注。真正的變化可能是,隨著客戶自有工具 (COT)設計流程模式面臨挑戰,IC設計業者重回客製化晶片(ASIC)設計流程模式時代,做線路佈局(IC layout)設計的工程師可能更少。.............65奈米設計技術上雖比預期容易,卻因主要使用者停止線路佈局,可能促使半導體產業出現新的變化。他還認為,90奈米已出現此種趨勢,主要是因為可製造性設計(DFM)在90奈米以下遭遇挫敗。對於公開客戶必須因應這些DFM問題的製程模型與資訊,晶圓廠也備感猶疑。............』
0 R& ~/ k2 c, l  Y" K: c6 v% ~5 h1 c5 E  z1 {
    你如果是一個LAYOUT工程師,你看到這篇文章你會背部一股寒意上升嗎??
, S, Y+ Z' D4 ]/ y% m! r' a. p, S8 ~: [( m% {" s# t, ?0 Y
    我們討論版有一個標題是在討論十項全能的佈局工程師,在我的角度看來,這不是一個衡量自己能力的標題,而是一個在警惕自己要不斷學習的標題。
* y+ [- S3 S: }( ~7 K& v0 a2 u2 A6 L# G  Z& \2 o7 L) L$ ]& o: J' k
    你認為你現在做IC LAYOUT是一個高科技產業,如果你不學習,可能沒多久,你就是在做一個傳統產業的人,不用對岸的人來打擊你跟你競爭,這產業自動被歸類為傳統製造業。2 b9 B* b& U& c7 J
1 L! V' U; H/ _3 Z2 D
    你準備好了嗎?若你還沒準備好∼∼你要小心囉!!  大家加油吧!!8 _  _/ b! \' S5 \

% e8 Z; d9 D& p
7 J& B3 P) T2 n2 j( d' ~參考文章:電子工程專輯『你要自己做65奈米晶片的線路佈局嗎?』! s4 P1 f; o" J" [# C& v
網址: http://www.eettaiwan.com/ART_8800408873_480102.HTM
% x; j3 {# V7 m/ F
4 Y* j$ L' W* c8 b/ q[ 本帖最後由 sjhor 於 2007-4-16 04:03 PM 編輯 ]

評分

參與人數 1Chipcoin +3 收起 理由
jiming + 3 版主也要加油吧!!

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-4-16 09:36:17 | 只看該作者
見解不錯!
) P% j# @1 a0 l3 s不過  我響也不需要太擔心。
; P& G" @9 V& ^& `" U+ R因為  "吳重雨" 老師也從 10年前說過:
( v9 R9 I9 r* F"Analog will die?" 這ㄧ句話
) P5 Z) R: j8 X! G3 J3 S現在的 Analog 也還活著說!
' r2 W" q9 O/ n* |  E
  Q, K( N0 d; oLayout 工作應該也是相同的!
% o  x. o7 B$ v+ ^只不過工作性質會變!
0 s' X* A7 K3 N, ?3 b
% G$ M) o; p8 Y/ x5 ?- H5 r. v( g但我相信 Analog layout 應該很難取代!  b9 V0 Y# \- z2 B$ S! v, M

( _& A2 A2 p  P0 ^. R4 O數位的是可以取代沒有錯
0 d! L8 W( c* ~! i6 N4 D但仍需專業的比較好# ?! U5 @+ _( [4 [9 Y9 P+ N! o
尤其是這些深次微米的
; m3 ~0 m  w0 `: r光罩都好貴  不是 designer 玩玩就可以的1 S' D* M/ |* O4 u
只不過 layout engineer 也業一直學新的東西
; D3 I9 v6 K* \否則容易淘汰而已!
3#
發表於 2007-4-16 11:53:10 | 只看該作者

回復 #1 jianping 的帖子

您好.JIANPING 板主,最近一直奔波找LAYOUT工作.一直没能回复您的消息.我尽快申请MSN和您保持联系.# K/ p7 p: j) J7 P! k
我是觉得LAYOUT只是入行.万一真有天LAYOUT不行了.转ANALOG就行了.而且相信没人会在RD干一辈子的.努力转ADMINISTRATE啊.
4#
發表於 2007-4-20 00:43:47 | 只看該作者
Physical Compiler 已經決定數位Layout工程師的前途嚕
5#
發表於 2007-4-25 10:45:12 | 只看該作者
其實 Layout automation 的議題也存在相當一段時間了,不過以目前看來 Digital 的方面是 ok 的
- `+ Y/ y+ e" ~: \! t1 v$ P1 [. t7 G% Q5 i
但是Analog 就還有很長的一段路要走。
/ i! I# Z7 c, U3 s6 G; S
0 |0 N; D" N+ i- r/ L看看現在台面上那些宣稱可以 自動產生 analog laout 的 tool 就知道了。如果真的好用或是夠成熟,會是現在這種情況嗎!!
# b8 c/ g' P0 p" u. }/ c; o
3 _$ g% I6 R* r  i% i/ G1 C製程越往下走,人對Tool 的依賴程度勢必只會加高不會減少,因為Rule的複雜度已經漸漸的超越一般人可以負荷的程度了。+ \  P  J  q5 S5 s
; d1 t9 Z4 R& q6 _) x2 P5 _
COT(客戶自有工具)的 "終極" 目標當然是希望可以一個按鈕下去就作完。不過說真的難度太高了,所以一般CAD的人員,只要能夠有助於加速作業的方案都很樂意接受, 而且目前國外大廠 45nm 都還是人工在畫的狀況下, 個人認為 3~5年內 說要做到"全自動"不太有人會相信的。( N0 ]0 M* l( y: ^% c& z6 S

9 s6 z6 j. z" s自動化的趨勢是不會變的,所以Layout 以後也許不用再畫圖了,但Tool 終究是人在操作的,只是那個人是現在的你還是別人!!
3 E+ ]+ a* Q. Y5 ?5 V# \- ~, t$ Q/ k2 X  _% O9 q5 R  _8 V: @) y9 {
所以平時就要加強自己各方面的能力,為了就是準備這隨時都有可能出現的 "變化"

評分

參與人數 1Chipcoin +3 收起 理由
jiming + 3 社群可以加強大家各方面的能力麼?

查看全部評分

6#
 樓主| 發表於 2007-4-25 18:49:41 | 只看該作者
呵~~~謝謝指教,總之~再現今這個社會~不管哪個行業,都是要不斷再學習的,不然就會被淘汰,當然~LAYOUT這行業也不例外.
7#
發表於 2008-2-2 18:28:02 | 只看該作者

回復 1# 的帖子

EDA界 早在我讀書那個年代  2002左右
" ^% t/ T( b; x/ Y- J7 ~/ M就已經有很多  Analog Layout Automation 軟體的研究6 l- z5 v$ X1 a( l, i, A) h
( l' k9 I, n# m  c1 R" W3 |' t
CAD 學術界的研究者企圖想要用  類比自動化佈局軟體  取代類比LAYOUT工程師5 O7 G( A( N. X( s
0 T7 l  ?0 _' \2 D1 {0 t$ S: g
但是有一點很重要  EDA的學術工作研究者 或者是 EDA工程師  不管是 外商還是本土企業
' W$ N  A1 I* O$ ?背景 清一色都是資工   偶爾會出現幾個  也具有電機背景的人
9 z; C+ @" f6 ]" t但是  真的畫過 Layout 的 資工領域研究者 又有多少個; P9 U: ~9 L( w; a( ^3 h
* [: r% b/ `# J8 I
事實上  並沒有太多  甚至是很少  因為LAYOUT  可能不同的類比電路或RF電路  D4 s( U7 e0 w
畫佈局的考量都有所不同
1 w* i. e, F0 X3 b$ O3 d
1 C( a/ z. u2 w, x1 W7 |應該是很難有研究團隊  同時精通這些領域  把類比佈局自動化 TOOL 做出來
- X+ }6 t  R6 D& F2 w. t就算做出來也必定會有 瑕疵( B, t: b$ |: A: P( ?( k
因為TOOL 很難同時FIT 一大堆應用電路 不同的畫法." o  v/ t& R$ f; t4 `  n' `( O
0 p. G% c, C' V1 O2 t
所以我想  很厲害的LAYOUT還是非常吃香的8 Q- E. ]% z& L9 q) q
出路部分應該不用擔心

評分

參與人數 1Chipcoin +3 收起 理由
chip123 + 3 大大 升少尉 就頒發勳章!?

查看全部評分

8#
發表於 2008-2-13 15:28:54 | 只看該作者
暈倒
2 p0 A1 V2 [: _2 @今天才看到這篇/ Y# A5 R/ r/ P2 U
還版主發的...( F& e/ ~8 q! K" \
+ V- z: z2 v2 p; P' r# W
COT 是什麼都不知道
# F  L& O/ ~8 r* L4 {% f就亂貼亂下評論2 N3 z0 _. q2 u, A6 D' ?
EE times 翻譯本來就白痴白痴的* l8 L! |' }7 c: z' O
最好去了解原文再來貼..., B5 ?& L$ m) H# o) [* H. W' W6 W

! {+ b: ^* m+ }2 |' N- a7 j6 G底下有COT vs. ASIC 看一下吧. S% J: |( }7 j0 k2 U, F8 P
http://www.sigda.org/ispd2003/2001/presentations/1_1.ppt

評分

參與人數 2Chipcoin +18 +23 收起 理由
yhchang + 3 + 3 Good answer!
jianping + 15 + 20 您已是向網二兵囉!

查看全部評分

9#
 樓主| 發表於 2008-2-14 11:45:39 | 只看該作者

回復 8# 的帖子

感謝指教喔~~真是受教了~~希望以後您能常來發表看法
10#
發表於 2008-2-18 15:21:09 | 只看該作者
希望未來90奈米以下的製程能有更多更好用的客制化工具,不然晶片數目越來越複雜,也是很難佈局的。
11#
發表於 2008-2-19 18:14:20 | 只看該作者
大大的分析~蠻好的~~小弟對ic設計業界有一點點了解囉~~多謝大大
12#
發表於 2008-4-20 21:28:06 | 只看該作者
其实说到未来操作自动化的工具的那个人,我觉得也许不需要太高水平吧?只是按按钮的话可能谁都可以,就算没有完全实现自动化,这个行业也很耗眼力的,做久了眼睛也不行,所以出路终究要想想。。。。。。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-24 04:02 PM , Processed in 0.175010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表