Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 26420|回復: 11
打印 上一主題 下一主題

[問題求助] 請教hspice暫態分析的問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-9-2 21:53:16 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
以下是暫態分析的一段指令:2 v1 S: f* c0 R3 @2 ~* K
.tran 10n 100n- t* v% X3 z, ]( V2 K6 c0 A$ _

: t, k, o' D0 G8 a2 `+ v$ A( p書上是寫求某段時域中電路的響應。
+ a3 L4 t) a! v9 D而此段指令解釋為 從0到100ns進行暫態分析 ,並且每10ns 記錄一次。
. h, g. q: H9 q小妹想請教一下 關於每多少ns記錄一次,這個到底是什麼意思? 還有記錄的時間設大 與設小  在輸出波形 圖中有何差異阿?
: i/ c+ o. {  ~1 B5 _& N+ ]; I0 ~! j  A
5 |" @7 z# F- J* x2 K假設我的hspice檔內容如下:& A, P+ K* L, Z& q0 S
vin  a gnd! pwl(0n 0v,5n 0v,5.2n 5v,5.7n 5v,5.9n 0v)+ {9 K) @! m' Z9 d) G. @3 p
.tran 0.1n 10n1 R2 F" y9 D2 H0 M. @/ |
.option post
- p0 p) N  ^( _( L7 D. [8 ]: m.end* p( ?6 E2 T* C  A: W! v. g9 d# r
----------------------------------------------------% I; S9 V! ]8 D, }% e2 A- y
我的輸入電壓vin 它的rise及fall時間皆設0.2ns的延遲時間,然後我暫態分析設每0.1ns記錄一次。! q, W9 p: C8 g& r
我想問,我每多少秒記錄一次的時間 若比輸入訊號的rise及fall延遲時間還長的話,是不是就無法作暫態分析?或是看輸出波形時,
% R/ C6 q) ?: y% s輸入訊號的rise及fall延遲時間 在輸出波形中不會有延遲?
$ E$ b( X0 S8 l5 ]2 h-----------------------
. V5 I+ c  u$ l& A7 F小妹個人的看法是理想上,輸出訊號波形應該與輸入訊號波形相同並且沒有任何時間點發生delay。& `" y, _: u# E
除非輸入訊號本身有delay ,輸出波形 理應與輸入波形一樣 並且也有delay。5 A) V/ }6 s) [) W2 X8 q
即然如此...  那我hspice檔中設輸入訊號rise及fall延遲時間為0.2ns 則輸出波形中rise及fall延遲時間也應為0.2ns 。
3 g8 M; @3 h6 v# @所以為了正確的分析輸出波形,我暫態分析指令中 應該以<0.2ns 的時間 每次記錄一次,這樣輸出波形才有0.2ns的延遲時間!
0 z8 Q6 _0 a" q而如果設>0.2ns 記錄一次 ,則輸出波形中 將不會有這0.2ns的延遲時間 出現吧?+ i" e+ Y& V7 n! J
-----------------------' H: E( @! \3 h& M) ^+ @
請問小妹 對於暫態分析指令中 ,對於每多少ns記錄一次的 觀念及用法是否正確? 輸入訊號有延遲 ,則暫態分析 每次記錄的時間需小於這延遲的時間 才測的到?     麻煩先進們 糾正 和指教 謝謝唷^^
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-9-2 22:37:32 | 只看該作者
觀念正確5 k- v! s$ n% O- }
一般紀錄次數越多越好,當然速度會變慢,就看各人需求了,在業界模擬大都在us等級,很少用到ns等級,因為device的反應速度問題....以後你就知道了。
3#
 樓主| 發表於 2007-9-2 23:00:03 | 只看該作者
謝謝大大的回答^^8 W4 `, a3 Z; B/ M1 _
至於記錄次數越多 速度會越慢是不是指跑hspice時會跑較久而已? 還有最後一個問題是如果輸入訊號波形皆沒延遲,則暫態分析 記錄次數多寡 就與輸入訊號無關吧 是嗎^^
& K% Y& L5 e+ O, `: H請大大提供意見 謝謝
4#
發表於 2007-9-3 20:11:26 | 只看該作者
至於記錄次數越多 速度會越慢是不是指跑hspice時會跑較久而已?
, y' q; O# G& N% ?' T) c3 c3 E3 `0 a8 @5 z0 l2 i
-->yes
5#
發表於 2007-9-3 22:13:27 | 只看該作者
.tran 0.1n 10n. J; i5 y! C/ t8 p+ H- c% ?8 u
下這行指令時...  e) b! A  F0 U2 q: F
代表暫態分析會從0s~10ns進行掃描...* R/ y) k0 H. |1 {
並且從0s到10ns中..每經過0.1ns紀錄一次...
& s3 M; [/ d% g, t* ~, n所以傯共會紀錄101點..
, e+ O) H+ h9 V( t5 e最後下.option post的指令..% e6 v' L3 E. \- Y
是把紀錄的點作連線的動作...
* g9 s: \0 I- w, J* a4 q3 A因此才可以在awave中看到曲線..6 m+ C1 ^! K" Z1 v4 A0 j/ _6 S. z5 W
& a3 Y5 Q8 [( K9 C' X  m/ G3 J9 X
(通常用PC版的HSPICE..程式會自動幫你載入這一個指令..
4 F6 W: W  L8 _8 {9 Z2 ^3 {  若用工作站..一定要記得下這行指令....)$ B6 B4 W+ b5 y7 ^
% _7 ^$ ^8 ~1 L- r/ o
另外關於第二個問題...
" X; b! g+ z- x! L1 |' _如果輸入點沒有延遲..紀錄點是否可以隨便設??
. P% ^$ R4 _2 B$ M1 {4 i- n, W以一個Inverter為例子....
: J* H4 u: \  w+ }- l1 E/ l3 o9 l輸入訊號給訂一個方波...$ R7 N4 n3 j' m1 b- E1 z
上升和下降都沒有延遲...
% b5 h; F  o6 I2 R但是Inverter本身就是一個RC...
  L% v4 q" r5 T7 F7 c$ H所以會在輸出部份產生延遲...$ w( P" M5 j. M+ E
這時候..取點就很重要了...
0 k& R0 Q) t5 e) A如果取的點數太少...許多細微的變化可能看不出來..
: `. m( U$ a7 l! V  ?$ e/ s我想速度方面應該還好...
& P0 Z6 }- a& |% j% I4 c很多老師都會說..HSPICE跑個一個星期都算很正常...
4 d0 ^7 P8 ?1 T. q5 ?  d, |# F因此..我想.取千分之ㄧ點以上應該也還是可以接受的範圍
6#
 樓主| 發表於 2007-9-5 22:26:10 | 只看該作者
小妹還想另外請教:『何時才需要測量輸出delay 時間』6 F/ K" w; N9 y
小妹在post-sim中利用pwl指令輸入一脈波到反相器,其中脈波的rise、fall 時間故意設0.5ns 給輸入訊號有所延遲。然後量測輸入電壓在1/2 vdd時 直到輸出電壓到1/2 vdd時的這段延遲時間,其結果 fall的延遲時間為:3.0579E-11   rise為:6.6442E-11* H2 d: k% ]3 Q1 P
從輸出的rsie、fall的延遲時間比 輸入訊號延遲時間0.5ns還小 ,這樣算是理想我們正想要的吧?- y9 ^+ u" j) G1 d" C
如果量測的輸出延遲時間還比輸入訊號還長,就可能是跑post-sim前 畫layout佈局時 畫的不是很好而造成延遲時間很長吧?
, {9 R8 B; E4 z2 H$ f+ H* [6 e5 u
/ N  m/ H" B$ z/ X) V還有我們什麼情況下才會想要跑spice來測輸出是否delay ?
& _5 R/ h) F+ e! @4 c- c4 Y0 ?0 E3 H" k" N5 c
麻煩先進們 指教和糾正  謝謝喔
7#
發表於 2007-9-5 22:55:47 | 只看該作者

回復 #6 君婷 的帖子

1、當你的操作信號pulse width很小的時候,就要考量。. O1 C# I" Q$ d0 p6 V# n
2、電路中對delay較要求時,如clk signal。$ |/ f$ G; g# m! L0 @& I/ x
3、其他的留給別人補充。
8#
發表於 2007-9-5 23:55:26 | 只看該作者
對類比電路設計者而言,要量測delay通常都會在clock信號,或者一般正常的傳送信號均需要去量測其delay
& y1 a! G9 m8 O+ C& `9 {+ o而要看其pos-sim的delay時間,最主要的原因乃在要看layout的寄生效應對電路的影響有多大: Z+ z( W+ r5 D7 a0 Q
再者,我們要看其buffer的fan-out能力被降低了多少$ o2 c3 k& p5 ?$ x" x* e! f) }3 V
而對一個類比電路設計者而言,我們在看pos-sim的結果時,並不是單單看在某一個電壓,某一個溫度下的delay時間,而是要有製程的五種變化搭配電源電壓10%變化及溫度的高低變化的各種組合,然後各種情況均要在規格之內才可,不然就要改元件的W,L值# I/ _% N3 C* F" Q. X3 r, k
另外,一般我們在設輸入信號時,rise time和fall time大概都是0.5ns和0.5ns,當然也可以更長或者更短,而這個條件是要看整個系統的情況來決定
. y) Q# a- C) V+ r+ K而至於你量測delay的條件並沒有問題,也就是輸出信號的正端的1/2 VDD到輸入信號的正端的1/2 VDD為一個delay time,通常,這個delay時間若大於輸入信號半個週期的話,就會相當危險,需要加大其W,縮小其L
9#
 樓主| 發表於 2007-9-6 08:11:55 | 只看該作者
副版
, X; ~0 n/ U0 I, \$ X8 U6 T2 t您的意思是指pri-sim時通常就會量測每個clock輸出delay時間,然後跑pex莘取寄生電路後再從post-sim看實際寄生效應輸出是否影響很大?
3 k3 t+ F6 i8 Z: ^  ?像您說通常輸入信號大約設0.5ns左右 ,但測出的delay時間最大允許的誤差可以大到超過0.5ns且小於輸入信號半個週期 那麼大的範圍嗎6 h: u  V8 ?' r1 q  m. {
因為我覺得如果delay時間允許誤差的上限越大 可能輸出波形會越明顯的失真吧^^
7 W* D: e  V  c- u還有請問類比電路的輸入訊號通常用多少伏測式?一方面我不知電壓源上限可設多大,所以我都vdd設5v 而輸入信號也5v
$ B. Y  k; U! M
! H' |+ b/ a' D& y同時也謝謝m851055   的說明 ^^
% l( W5 }+ k1 L) Y9 }+ [- z$ H7 g* H3 v- f& Q" f" c
[ 本帖最後由 君婷 於 2007-9-6 08:18 AM 編輯 ]
10#
發表於 2007-10-15 03:54:03 | 只看該作者
嗯~~講的真好~~本來不知道的問題~現在都知道囉~多謝大大無私
11#
發表於 2007-10-16 23:23:04 | 只看該作者
不好意思,因為前陣子工作在忙,故而較少上來論壇,所以也沒留意到妳的問題
) G& t  r& M7 a/ _4 e2 H% D* J. O7 p( k" t
通常,我們在作的delay並不會拖到大於輸入信號半個週期,因為那表示這個delay是非常危險的情況和設計,但,有一種情況會比較特殊些
# Z" U' u  B" m" F+ ?4 {* p- y3 _% x那就是應用在高速電路中,如high speed serial link電路,假設有2Ghz的clock,那它的一個週期則為0.5ns,試想一下,一個週期就只有0.5ns,那一個反相器的delay time要小到多少才不會影響到信號的傳輸,所以,這是高速電路應用中所遇到的困難
5 \7 R. k9 |" ~" B" M, J一般在應用中,我們的clock並不會非常地高(大於1GHz),所以也就沒有這個問題,但如果是手機或者微波電路,那這個問題就會很麻煩
! v! V+ T* s; G0 s
. p! N1 Y0 u- Q1 Y. E另外,delay time的應用上,通常是用在digital circuit中,因為clock tree的緣故,所以時常需要用到delay cell來讓chip內部的clock timing能夠符合到spec.,所以,只要能夠達到delay,後面再加一級較強的buffer即可
& H% Q4 e1 d# t+ _0 g* |  G5 `; Z4 [- e4 h
最後,電壓源的上限是要看製程而定
) o2 i6 j) ~2 w* D* n, k如0.35um,其電壓源的上限就是3.3V,若是0.25um,因為內部有兩組電壓,所以就有2.5V和3.3V
9 K3 N& G7 h! I/ ^所以,不同的製程就有不同的電壓源上限
$ P" f7 S9 y0 w7 U1 U# R# Z5 ?. d, l8 g. M% `1 E
: F: E/ A9 F3 H8 [" k
$ {1 c& a# E2 [0 h3 N3 W
原帖由 君婷 於 2007-9-6 08:11 AM 發表 2 f. f7 R1 S# ^& M
副版' H! O7 L6 \2 h* m" F" e
您的意思是指pri-sim時通常就會量測每個clock輸出delay時間,然後跑pex莘取寄生電路後再從post-sim看實際寄生效應輸出是否影響很大?$ i# M) H# v1 V1 V6 S: e
像您說通常輸入信號大約設0.5ns左右 ,但測出的delay時間最大允許的誤差可 ...
12#
發表於 2007-12-23 21:01:07 | 只看該作者
Hi~各位大大
( G2 z2 E$ \- c( o% S) g' H我是HSPICE新手~最近老師要我們寫一個4-bit DAC,不知如何著手,網路上是否有可參考的範本資料~0 `( i: m; Z$ d$ f3 j2 [' y% [
謝謝各位大大
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-24 07:20 PM , Processed in 0.179010 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表