Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 26421|回復: 11
打印 上一主題 下一主題

[問題求助] 請教hspice暫態分析的問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-9-2 21:53:16 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
以下是暫態分析的一段指令:( o' Z& O, p; c+ R# y
.tran 10n 100n
, z" n9 i; F% |
$ M% A, d9 I! L3 _/ M書上是寫求某段時域中電路的響應。1 l0 ]9 \- ~& ^' q- F/ W
而此段指令解釋為 從0到100ns進行暫態分析 ,並且每10ns 記錄一次。
$ f) G5 l+ u& d# Y0 y小妹想請教一下 關於每多少ns記錄一次,這個到底是什麼意思? 還有記錄的時間設大 與設小  在輸出波形 圖中有何差異阿?
( {. Z2 a4 V4 J% F  Y1 o9 y* k+ l' g
假設我的hspice檔內容如下:- E/ c1 x% N: F2 E* k* O& U3 g
vin  a gnd! pwl(0n 0v,5n 0v,5.2n 5v,5.7n 5v,5.9n 0v)
5 f. Z" h. _& s* d.tran 0.1n 10n
: p0 ^% T: a, T$ `9 {- U.option post
9 H6 d2 x* R/ z; ^.end( M! O1 e7 w3 |9 a/ [
----------------------------------------------------5 f' N: ~) N9 F* a; Y
我的輸入電壓vin 它的rise及fall時間皆設0.2ns的延遲時間,然後我暫態分析設每0.1ns記錄一次。
$ i8 h( G8 B3 A  F0 X* b我想問,我每多少秒記錄一次的時間 若比輸入訊號的rise及fall延遲時間還長的話,是不是就無法作暫態分析?或是看輸出波形時,
' Y: Y6 U, L7 A3 Q1 r輸入訊號的rise及fall延遲時間 在輸出波形中不會有延遲?
8 {" \% ^: C# j/ ^. z1 l-----------------------
( ?# Y6 Z. o3 u, a9 {小妹個人的看法是理想上,輸出訊號波形應該與輸入訊號波形相同並且沒有任何時間點發生delay。- ?7 v7 R- c9 _8 X
除非輸入訊號本身有delay ,輸出波形 理應與輸入波形一樣 並且也有delay。
8 j, g) Z8 Z' n" M1 t; l- K即然如此...  那我hspice檔中設輸入訊號rise及fall延遲時間為0.2ns 則輸出波形中rise及fall延遲時間也應為0.2ns 。
6 a" T) \# Y' ~$ b5 e所以為了正確的分析輸出波形,我暫態分析指令中 應該以<0.2ns 的時間 每次記錄一次,這樣輸出波形才有0.2ns的延遲時間!
6 R4 b4 p* _, _* S而如果設>0.2ns 記錄一次 ,則輸出波形中 將不會有這0.2ns的延遲時間 出現吧?
, d: W' i# Y$ e$ g0 M9 j-----------------------
) Q7 h+ |  j& v& r8 u# i請問小妹 對於暫態分析指令中 ,對於每多少ns記錄一次的 觀念及用法是否正確? 輸入訊號有延遲 ,則暫態分析 每次記錄的時間需小於這延遲的時間 才測的到?     麻煩先進們 糾正 和指教 謝謝唷^^
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-9-2 22:37:32 | 只看該作者
觀念正確! d0 K. |% ~  A3 |2 g! Z3 T
一般紀錄次數越多越好,當然速度會變慢,就看各人需求了,在業界模擬大都在us等級,很少用到ns等級,因為device的反應速度問題....以後你就知道了。
3#
 樓主| 發表於 2007-9-2 23:00:03 | 只看該作者
謝謝大大的回答^^) o; Q4 N- R7 O  r% M3 L
至於記錄次數越多 速度會越慢是不是指跑hspice時會跑較久而已? 還有最後一個問題是如果輸入訊號波形皆沒延遲,則暫態分析 記錄次數多寡 就與輸入訊號無關吧 是嗎^^
- r. W3 r) P* t3 x& m; z( z請大大提供意見 謝謝
4#
發表於 2007-9-3 20:11:26 | 只看該作者
至於記錄次數越多 速度會越慢是不是指跑hspice時會跑較久而已?
: h7 _& f6 d. [8 @  V( g8 V8 G! z% E: ]
-->yes
5#
發表於 2007-9-3 22:13:27 | 只看該作者
.tran 0.1n 10n
% \7 Y; p8 M% v; k+ h下這行指令時.../ [+ s) r, B4 b0 }. u" p
代表暫態分析會從0s~10ns進行掃描...
+ W& m3 _- H1 ^8 _/ }' \) }: C並且從0s到10ns中..每經過0.1ns紀錄一次...
" W4 l. A* e9 J$ V# C: v, g所以傯共會紀錄101點..
" R+ ?" g# ?- a/ N/ C最後下.option post的指令..
* j5 d" B) M* L' \8 Z$ l, O7 I3 |1 W; {9 D是把紀錄的點作連線的動作...
& X, r  y, T8 `因此才可以在awave中看到曲線..
6 o/ B7 V9 g) K) V, A8 ?" t/ U" O
  f/ x; I5 Q; ^  m- u+ r$ a6 t7 r(通常用PC版的HSPICE..程式會自動幫你載入這一個指令..- D2 ^$ D( D/ [" F/ C' e: [) O
  若用工作站..一定要記得下這行指令....)
4 y* k$ p3 C) g: t; Y: c% U# V
) X+ K2 b% {& p7 k1 q& B! ^" ]. \+ }另外關於第二個問題...% P6 d0 q+ g, ^# g
如果輸入點沒有延遲..紀錄點是否可以隨便設??9 [0 w) H/ Z# E7 E  z
以一個Inverter為例子....( y& h) A; }4 ]% k" \
輸入訊號給訂一個方波...
+ z' N, n3 G4 T, m6 Y上升和下降都沒有延遲...- T/ q( n" S" c4 v* b
但是Inverter本身就是一個RC...( Z$ H1 A$ `# b! r, D
所以會在輸出部份產生延遲...5 E9 M, f+ E' d, @# Q0 T3 r. O
這時候..取點就很重要了...
# ?: f* j3 G; {! g4 T0 l5 c* a& q7 A如果取的點數太少...許多細微的變化可能看不出來..8 }) q; }  x$ B
我想速度方面應該還好...
7 X- E; e6 c0 O5 V# D8 e! w很多老師都會說..HSPICE跑個一個星期都算很正常...
; Z, l. ?' Y' d* s+ n因此..我想.取千分之ㄧ點以上應該也還是可以接受的範圍
6#
 樓主| 發表於 2007-9-5 22:26:10 | 只看該作者
小妹還想另外請教:『何時才需要測量輸出delay 時間』2 Q6 ~1 w) b; b  p2 Y  {, D
小妹在post-sim中利用pwl指令輸入一脈波到反相器,其中脈波的rise、fall 時間故意設0.5ns 給輸入訊號有所延遲。然後量測輸入電壓在1/2 vdd時 直到輸出電壓到1/2 vdd時的這段延遲時間,其結果 fall的延遲時間為:3.0579E-11   rise為:6.6442E-11, W! K1 @( P  r; U0 r
從輸出的rsie、fall的延遲時間比 輸入訊號延遲時間0.5ns還小 ,這樣算是理想我們正想要的吧?
- G6 S5 j0 ~% k$ L如果量測的輸出延遲時間還比輸入訊號還長,就可能是跑post-sim前 畫layout佈局時 畫的不是很好而造成延遲時間很長吧?6 Y0 f- l) K# [- A* @. W& U9 K% y. e
2 ^$ {" Z: J$ w5 W  z
還有我們什麼情況下才會想要跑spice來測輸出是否delay ?9 X& q+ m! V0 n6 s3 d

% U& f: ?; @$ W1 `# r麻煩先進們 指教和糾正  謝謝喔
7#
發表於 2007-9-5 22:55:47 | 只看該作者

回復 #6 君婷 的帖子

1、當你的操作信號pulse width很小的時候,就要考量。( O& _: K$ e5 D! d+ n3 J
2、電路中對delay較要求時,如clk signal。
+ Q" g5 g2 ^, B" R: r# ~/ g& F3、其他的留給別人補充。
8#
發表於 2007-9-5 23:55:26 | 只看該作者
對類比電路設計者而言,要量測delay通常都會在clock信號,或者一般正常的傳送信號均需要去量測其delay
- t+ S* ~# X" ?  W" T, _& x6 G而要看其pos-sim的delay時間,最主要的原因乃在要看layout的寄生效應對電路的影響有多大
& H* k# ?" i3 J& T) x! x再者,我們要看其buffer的fan-out能力被降低了多少
* h- n/ _' U( o而對一個類比電路設計者而言,我們在看pos-sim的結果時,並不是單單看在某一個電壓,某一個溫度下的delay時間,而是要有製程的五種變化搭配電源電壓10%變化及溫度的高低變化的各種組合,然後各種情況均要在規格之內才可,不然就要改元件的W,L值
: W$ R- `, m) P' o& b9 w7 `另外,一般我們在設輸入信號時,rise time和fall time大概都是0.5ns和0.5ns,當然也可以更長或者更短,而這個條件是要看整個系統的情況來決定" V' m( b6 w1 I8 @+ x* n
而至於你量測delay的條件並沒有問題,也就是輸出信號的正端的1/2 VDD到輸入信號的正端的1/2 VDD為一個delay time,通常,這個delay時間若大於輸入信號半個週期的話,就會相當危險,需要加大其W,縮小其L
9#
 樓主| 發表於 2007-9-6 08:11:55 | 只看該作者
副版
/ ]6 T2 ?8 ?$ O8 U+ V6 }: J您的意思是指pri-sim時通常就會量測每個clock輸出delay時間,然後跑pex莘取寄生電路後再從post-sim看實際寄生效應輸出是否影響很大?* y3 z: u) x- O; J8 L* V3 r
像您說通常輸入信號大約設0.5ns左右 ,但測出的delay時間最大允許的誤差可以大到超過0.5ns且小於輸入信號半個週期 那麼大的範圍嗎& G/ ~1 k1 K5 }1 q+ W& O: M' z
因為我覺得如果delay時間允許誤差的上限越大 可能輸出波形會越明顯的失真吧^^
8 W( O. K1 w! w% h還有請問類比電路的輸入訊號通常用多少伏測式?一方面我不知電壓源上限可設多大,所以我都vdd設5v 而輸入信號也5v
7 p# X. E, w; q3 G; n8 b5 o9 _: s- I+ E- b0 L
同時也謝謝m851055   的說明 ^^# d* _& g$ N+ O1 P& F  u" T& ^

' H2 v$ e6 G/ `' f2 M[ 本帖最後由 君婷 於 2007-9-6 08:18 AM 編輯 ]
10#
發表於 2007-10-15 03:54:03 | 只看該作者
嗯~~講的真好~~本來不知道的問題~現在都知道囉~多謝大大無私
11#
發表於 2007-10-16 23:23:04 | 只看該作者
不好意思,因為前陣子工作在忙,故而較少上來論壇,所以也沒留意到妳的問題
$ \* s$ P: }' X( }$ R1 I/ K+ S' x: c; d! w; S" V5 |8 l+ x
通常,我們在作的delay並不會拖到大於輸入信號半個週期,因為那表示這個delay是非常危險的情況和設計,但,有一種情況會比較特殊些
( K6 e) t; @. l' l% H/ K& I; l( N那就是應用在高速電路中,如high speed serial link電路,假設有2Ghz的clock,那它的一個週期則為0.5ns,試想一下,一個週期就只有0.5ns,那一個反相器的delay time要小到多少才不會影響到信號的傳輸,所以,這是高速電路應用中所遇到的困難
  w$ k5 }$ s$ z一般在應用中,我們的clock並不會非常地高(大於1GHz),所以也就沒有這個問題,但如果是手機或者微波電路,那這個問題就會很麻煩
3 U) A( z% r! F3 `; O! `9 F2 K, g5 t$ G- M
另外,delay time的應用上,通常是用在digital circuit中,因為clock tree的緣故,所以時常需要用到delay cell來讓chip內部的clock timing能夠符合到spec.,所以,只要能夠達到delay,後面再加一級較強的buffer即可: H! Y1 M5 Q% ~6 w5 l

' m- I9 p! e# g+ ]! W* O+ D" T最後,電壓源的上限是要看製程而定
0 [+ m, R- \8 q/ d* U如0.35um,其電壓源的上限就是3.3V,若是0.25um,因為內部有兩組電壓,所以就有2.5V和3.3V$ L/ X2 G3 E% p9 d4 b0 X* W/ ]
所以,不同的製程就有不同的電壓源上限% J: V7 F6 c. L8 G6 N9 p) G$ n
' P) u' ~  W. U# f" O% S
1 r  f+ V9 {3 M% P7 A5 y

( G8 o4 E! X1 R# b. K
原帖由 君婷 於 2007-9-6 08:11 AM 發表
/ }5 _# D- U* f' L0 R7 I4 L副版6 C+ x; m) b, ]- k, z7 V
您的意思是指pri-sim時通常就會量測每個clock輸出delay時間,然後跑pex莘取寄生電路後再從post-sim看實際寄生效應輸出是否影響很大?# Y( f4 k5 ^4 C8 ]% f1 Q% B
像您說通常輸入信號大約設0.5ns左右 ,但測出的delay時間最大允許的誤差可 ...
12#
發表於 2007-12-23 21:01:07 | 只看該作者
Hi~各位大大
% B( p0 n/ l2 b/ G" H, M( Y  Z我是HSPICE新手~最近老師要我們寫一個4-bit DAC,不知如何著手,網路上是否有可參考的範本資料~. T0 n  [# d# d2 |8 R5 n
謝謝各位大大
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-24 09:59 PM , Processed in 0.173009 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表