|
商周出版一本書: π型人:職場必勝成功術,,& s) e+ C+ M( g6 @) n% s" }
裡面提到「「π型人」的方法,讓你在最短時間內,選擇適合自己的第二專長,並與第一專長融合,發揮一加一大於二的威力,帶你安然度過景氣寒冬,成功迎接春天的到來。」# |! l3 R* I2 [$ P7 d1 @ N
* C: j5 E" q; w$ d在IC Layout世界裡, 小弟的解釋為:
; z: h, l) f/ Z; C+ Q2 K# }/ ?' {IC Layout工程師,除了提升本身IC LAYOUT的技能外,(平常多閱讀國外期刊,美國佈局專利或進修等..)3 l1 L0 a( p& D0 _ m
另外再學習和本身工作的前、後,也就是上下游相關的知識.
* y$ F" ?) h7 f3 m' F/ K# _例如:IC設計和 晶圓製程或 CP測試' `# E3 n5 y! S+ S( X9 V3 f# T2 U' n
8 {' r s8 w4 O(??? 有人一定會問我,IC LAYOUT 學IC設計和測試做啥?) ( O$ F; O- D: k& n8 K( O. s# Z/ E
隨著製程演進, IC Layout在舊製程不存在的問題, 在前瞻製程未必不會碰到,. L4 A6 ~* ?, f
: j3 B. K, W7 j2 ~3 l4 u [1 \* f
學習IC設計並不是要超越IC Designer,而是為了能更清楚的溝通電路設計理念," e: l' q, G D* @
學習晶圓製程或CP(Wafer sort)也不是要成為製程或測試工程師,,* p5 C. G8 K5 @1 K
而是要了解自己的佈局在台積電裡面會怎麼跑, I/O PAD的擺放對CP(Wafer Sort)測試結果有沒有影響,或是可以最佳化
2 B5 S, m" v% Y/ L9 Q" @# N' k當然公司或Fab一定會有舊的Rule可以依循, 但是Rule為什麼要這麼定通常了解不深(因為太忙了..沒空想那個)
0 c' a3 u4 v: g) ~, c# H: t7 ]- }- X1 C5 M; O
所以試著了解上下游合作的工程師在做什麼,, 辛苦一陣子,,' D( m6 h; Z% k2 l
必然可以脫離 「像是在 做工ㄉ感覺得,, 」
* Q* y# _5 B; z7 k# g8 ?5 L, \5 s& c+ {7 _1 y O+ z1 U7 x5 N9 M
共勉之~ |
|