Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 10177|回復: 12
打印 上一主題 下一主題

[問題求助] charge pump 鎖相環電路LPF參數如何確定?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-29 20:35:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我在設計一個charge pump 鎖相環電路,已經流片一次了。LPF電容采用外接。現在需要將LPF 電容改版,放在chip里面。現在遇到了一些問題,希望朋友們能幫助我下下。0 X1 m: S. U( l

, [1 O3 a+ T% u' l+ q  i8 J; F7 ^基本情況如下:
/ w+ i, s5 O# b* I- Z1 E( Y1)0.35um的CMOS工艺" D2 a) C# {3 C9 S6 j; a
2) LPF是三阶的傳統結構,电容采用PIP电容,由于面积的限制,总的C的大小大概为1nF。* ]+ R; v5 v9 U+ L/ x* M8 ^- A* r
3) PLL的输入频率范围可以是6-160MHz之间变化的,输出频率范围是在96-400MHz范围变化的。" q9 K7 l0 N& S4 D! R3 {! i2 n# I
4) VCO的输出有个分频模块,在環路內可以 實現 4、 8、 16、 32的分频控制。
5 H3 P/ W- y' ]4 D9 X& r. p( ]* W2 b6 U) o# s3 u
經matlab計算和電路遇到的問題:! z; k% e& V0 a& c( h% U# f
1)由于主滤波器的电容太小,我的LPF出来电压纹波很大,我早上算了下,由500多个ppm。多大的波紋是可以 容忍的?設計 時該如何減小呢?
) V& z7 n0 L0 f3 e7 S/ |) ], M7 [2)电路做trans仿真,可以完成鉴频并且锁定。但是無法實現零相差,相位上总是反馈信号要超前參考信號一些。从charge pump的控制电平上看,总是在给LPF充电,可是总是充不到所要的电压上。這是什么原因,該如何解決呢?
2 S# Z. _/ k2 L2 T3) 根據如前的應用頻率,我的交叉頻率多大最為合理。可是如果是100-200K rad/s,主濾波器的電容無法做到nF 的數量級。
1 M! ^0 @0 _% i1 B2 ]8 m  @
, j, p; `3 j0 A- z請高手為小女子指點迷津,謝謝

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 勇於求知!多問多看囉

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂9 踩 分享分享
2#
發表於 2007-10-29 22:11:29 | 只看該作者
1) 設計時通常是縮小您的迴路頻寬或是增加阻尼即可6 Q) k# ^( t5 g9 T
2) 看不太懂您的意思.... 但我參您可以檢查一下充放電電流的匹配度
& X; @6 }( U2 j- B 鎖相不一定要0相差才是鎖相, 要看相位頻率偵測器的種類, 只要回授訊號與參考訊號之間有一固定相位差即可8 k" {6 l7 z$ Y) `6 [
 通常不是0相差可能來自電路本身些微延遲所造成的8 n3 W! j& Z" Z6 G( i/ s
3) 看不懂"交叉頻率"是什麼意思, sorry

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 參與論壇,論壇參與!

查看全部評分

3#
 樓主| 發表於 2007-10-29 22:40:57 | 只看該作者
不好意思,Eleen的一個PPT上寫的交叉頻率的概念,cross frequency。我的理解應該就是環路帶寬吧。) S! S$ s( L- I$ `& @' t4 j

, |% N0 A2 @& c7 J3 T1 d由于我的PLL 是PFD+charge pump型的,如果我的LPF做得理想應該是可以做到相位鎖定的。 # R% m% ~5 E+ {7 v5 D/ }* g( p

( x5 x, J7 D5 E& B/ k2 X+ \謝謝您的解答。
4#
發表於 2007-10-30 01:49:11 | 只看該作者
PFD是Phase Frequency Detector的縮寫,亦即它可判斷PLL的input和output頻率的phase及頻率的誤差,進而反應到charge pump及LPF作出反應,然後再調整VCO
! e" P& k1 f  h3 s一般而言,要作到相位鎖定和charge pump比較沒有關係,真正要留意的反而是PFD電路,因為PFD電路會有dead zone的問題,而這個會造成PLL的input和output頻率有一個相位誤差存在,如何改善PFD的dead zone,目前有好幾種架構都己經有發表在paper上了2 b. T  B  w, q2 s. n6 w$ B
再者,即使PFD電路是採用沒有dead zone的架構,在layout的安排上也要非常小心,如果其UP及DN的path不平均對稱的話,一樣也會造成相位差存在7 o, k( ~/ A4 x& K7 o7 ^% h
) Q) i  m7 T: k
如果你覺得你的ripple過大,那麼,我倒是建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?
5 h6 z; h  v4 ~( q8 d6 A藉由這些值可以幫助你探究你的PLL究竟是那裡出問題,前三項數值是設計PLL很重要的參數,若照你所描述,應該是你的damping factor過小吧. A7 \8 y% l$ w! [. a: ]9 ?
再者,1nF的電容很大,我以前所設計過的PLL也從沒設計到這麼大的電容,150pF的電容己經幾乎是我的上限了,建議你重新檢視你PLL的各個block參數,我想,你的PLL應該沒有作最佳化的設計

評分

參與人數 2Chipcoin +3 +5 收起 理由
shinnyi + 2 回答詳細!
monkeybad + 3 + 3 好答案!

查看全部評分

5#
 樓主| 發表於 2007-10-30 17:39:26 | 只看該作者
謝謝二位的熱情回復。
  z# }- `' h- b. p$ y
- a. C5 W5 k, Y4 |/ g* C我做了計算和仿真,我目前PLL 相位差始終存在和CP電流的匹配度影響似乎不是很大。
( q, }, g+ v. R! h5 D3 ^: r- J$ L2 ~$ K* B/ E2 {$ E
finster說的 cp電流可能回事重要的原因,但是應該如何確定呢?和 LPF中的 C1的大小關系大嗎?! D. H! U: y% O+ a( ~4 e

. s: C2 N7 u* p9 q還有版主說的“最佳化設計”該如何驗證和實現呢?
6#
發表於 2007-10-30 18:58:27 | 只看該作者
我覺得輸出clock和輸入clock存在相位差應該是正常的吧 輸出clock總是要經過一個counter除頻後才回授到PFD
9 e# {3 T5 X& m" I所以不可能達到0相位差 但是相位差只要是固定的就可以了 6 f% X9 i4 z! X9 A2 r
在PFD兩端的clcok才有可能存在接近0相位差的clock吧
6 k1 E$ Q' X5 g# a- `
$ u% g( W$ C& q0 u& x另外紋波電壓多大要看你的output clock的jitter能忍受多大 我覺得可以簡單的計算一下
4 T/ n% w, D: i+ c  O6 C/ T; d" K" T就是 jitter=1/(紋波低電壓時VCO output頻率)-1/(紋波高電壓時VCO output頻率)
2 [7 h$ ~% u/ R- J大概可以估計你的紋波是不是在能容忍的範圍
0 A8 S. z0 e# J3 k  V% j& l一般都是蠻小的啦 而且你的LPF電容用到1n了 超大的 所以紋波應該不會太大才對+ D" L8 t" G8 y' \# g" Y
9 b' D# z3 f. B* h. a% o
假如紋波太大那最直接的方法就是降低CP的電流 增加LPF的電容 這樣紋波就變小囉, G7 U& E: T; z0 x9 u
但是PLL鎖定時間會變慢
3 `" F" m: K" S0 v* P  `; C另外也要注意CP上下電流源有沒有相等
& D* S) F. m8 N1 P# W# p9 m/ ^5 p% }$ i- a
要最佳化首先弄清楚 PLL各個參數之間的關係 可從PLL運作的model推導公式得知 " F/ |( a& {; s2 g. W) o# j+ C& \8 y, S
好康相報裡面有提到一些相關的設計文件 可以先參考一下
; R* o$ z; a5 X* Khttp://www.chip123.com/phpBB/viewthread.php?tid=8116&extra=page%3D4& J/ `9 {% X+ m3 E- w' E
另外Razavi : Design of Analog CMOS Integrated Circuits 裡面也有講解可以參考一下
) v, b  E) c, f5 S) r# N3 v$ T; K& h
% E1 A3 ]3 J6 E8 ]+ @( y1 r# Z" ][ 本帖最後由 monkeybad 於 2007-10-30 07:07 PM 編輯 ]
7#
發表於 2007-10-31 06:03:27 | 只看該作者
PLL的設計有其數學式和相關的關係! J2 l# S* r2 J+ H6 I
如我建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?
- z$ j" l* ?. T, [7 p6 K& I因為這些都會影響著你所設計出來的PLL的performance,如果你都不知道不這參數所代表的函義為何,那所設計出來的PLL即使會動,其performance應該也不會太好, \+ C/ h3 W7 ^7 t
我上述所提的那些都在monkeybad大大所推薦的Razavi : Design of Analog CMOS Integrated Circuits中第15章有很詳細的介紹和公式推導,強烈建議你花點時間去看一下,我想,對於你設計PLL有很大的助益& F! k( Q: X+ I+ w5 `7 U4 B
節錄一下書中所提的:damping factor > 0.707
3 ?$ k( d  s" }& W; w% N+ [為何要使用二階R-C和三階R-C的理由書中有提,另外,兩個電容的大小比例為10~15倍,至於何者為大,何者為小,書上也有提
0 d2 Q3 l; _2 }0 T( AVCO的gain會影響你PLL的jitter,如果沒有留意,那出來的PLL的jitter應該不會很好......* W6 \8 u; }. m& v! B
這些,書上都有提

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 Good answer!

查看全部評分

8#
發表於 2007-11-1 20:55:06 | 只看該作者
喔~~講的蠻詳細的~~多謝謝大大講解~~讓我又上的一課~~謝謝4 N# b# ^  n6 |/ E" b. r2 z& @# v
雖然我沒做過pLL~~看看也不錯ㄚ~~謝謝
9#
發表於 2007-12-14 10:47:16 | 只看該作者

回復 7# 的帖子

大大你好: o; ~% h1 N" E: D7 k, D2 i, P
我剛看了一下Razavi的PLL部分) r7 {) @+ Z6 C# W; U) t
你們提到的C1與C2是不是書中的Cp與C2呢# u4 n+ ^8 n, Z8 g
也就是LPF 還有抑制高頻雜訊的電容
0 e) p2 D1 F) l我是類比新手' ^9 q* E. k0 j7 g: p* G, V
還請大大解惑
% y  [/ |+ l: ?+ Q' q9 y謝謝
  `$ e+ b7 k0 p& G# K5 L. L. x" L' x) R- z
[ 本帖最後由 ilovehorn 於 2007-12-14 10:50 AM 編輯 ]
10#
發表於 2007-12-14 18:07:12 | 只看該作者
原帖由 ilovehorn 於 2007-12-14 10:47 AM 發表 8 [8 e7 N. g, g; A) A& a
大大你好
) D/ F/ U. ?* X1 Y+ p+ {我剛看了一下Razavi的PLL部分
" Q. Y. m* Q' J0 A1 \* W+ O; L你們提到的C1與C2是不是書中的Cp與C2呢# G' |% v7 F, w) M6 j" v
也就是LPF 還有抑制高頻雜訊的電容
/ Z# o& B3 D# C我是類比新手
: n( P3 m  n7 M0 z還請大大解惑
% f" ~% ?" b* i7 x( U謝謝
& Y" h8 P# s8 q4 D, A, X* h
6 G: n8 ^/ {9 t/ N* W
6 }  a$ [6 Y1 F% A
沒錯
11#
發表於 2008-7-28 09:06:31 | 只看該作者
台大有個專做pll的教授叫劉深淵) g. u+ k5 s: D0 j
他的講義裡關於這方面的介紹非常仔細# z3 f$ b  ]( {* N. V
設計上你的 c1、c2的比值,頻寬的大小
- O% Y  x6 d& w: p6 G0 f對所應的phase margin,damping factor
4 K+ f7 j) s' o1 D' M通通算出來給你
" ~) J( c0 V$ A! E+ Y不妨網上找一下0 G) t' ?) u* ~5 K0 ^% g7 M
應該會很有幫助的
12#
發表於 2008-12-3 14:45:55 | 只看該作者
偶然发现这个论坛,发现真的不错,我还不是大牛,希望以后沃野能帮大家解决问题
13#
發表於 2009-1-6 15:17:37 | 只看該作者
根据反馈系统的一般原理来理解:
0 m1 o3 ?7 Z" A6 m0 l7 J$ k4 \phase margin 大,则damping factor 大,ripple小,但settle time 长,
, c, s4 j4 e5 T8 _, U, h" O/ [phase margin 小,则damping factor小,ripple 大,但settle time短。4 o) {% p: R. x7 h1 J6 j8 X0 ^
* M2 v. ~% Q+ H1 m
这样理解妥当吗,呼唤大大解答!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-23 07:14 AM , Processed in 0.177010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表