Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9719|回復: 12
打印 上一主題 下一主題

[問題求助] charge pump 鎖相環電路LPF參數如何確定?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-29 20:35:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我在設計一個charge pump 鎖相環電路,已經流片一次了。LPF電容采用外接。現在需要將LPF 電容改版,放在chip里面。現在遇到了一些問題,希望朋友們能幫助我下下。
* q& b/ _% b5 w  g+ W2 ]9 l; u, H" e) l  v% N+ l# X% E
基本情況如下:
' S* {8 |+ B& @5 ?3 M3 |1)0.35um的CMOS工艺. O* M& D/ C, Q$ m8 H( ^
2) LPF是三阶的傳統結構,电容采用PIP电容,由于面积的限制,总的C的大小大概为1nF。
# p3 s( X4 d. h* x0 U; A3) PLL的输入频率范围可以是6-160MHz之间变化的,输出频率范围是在96-400MHz范围变化的。
' N4 V3 e% Y' a' ]9 x5 o7 A9 V8 }4) VCO的输出有个分频模块,在環路內可以 實現 4、 8、 16、 32的分频控制。
" z& i/ [/ k$ Q* |' D$ E* x1 @+ p* R, c% f6 c
經matlab計算和電路遇到的問題:2 `7 S7 g! n, I$ f; K% L. H; ^/ q% m
1)由于主滤波器的电容太小,我的LPF出来电压纹波很大,我早上算了下,由500多个ppm。多大的波紋是可以 容忍的?設計 時該如何減小呢?! k. o; H  I& L6 v9 p7 I0 S# v
2)电路做trans仿真,可以完成鉴频并且锁定。但是無法實現零相差,相位上总是反馈信号要超前參考信號一些。从charge pump的控制电平上看,总是在给LPF充电,可是总是充不到所要的电压上。這是什么原因,該如何解決呢?
( u* O* |( h7 b) S. [) Z, r3) 根據如前的應用頻率,我的交叉頻率多大最為合理。可是如果是100-200K rad/s,主濾波器的電容無法做到nF 的數量級。6 D! ]% U4 ?$ o) ~' F3 }4 `: v# \
! q% b6 N  t% p1 }
請高手為小女子指點迷津,謝謝

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 勇於求知!多問多看囉

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂9 踩 分享分享
2#
發表於 2007-10-29 22:11:29 | 只看該作者
1) 設計時通常是縮小您的迴路頻寬或是增加阻尼即可: e+ c5 c3 j8 R3 u
2) 看不太懂您的意思.... 但我參您可以檢查一下充放電電流的匹配度
9 K1 f2 t* g3 Z1 {7 Z/ v 鎖相不一定要0相差才是鎖相, 要看相位頻率偵測器的種類, 只要回授訊號與參考訊號之間有一固定相位差即可3 C  |2 N' M& ~% Z
 通常不是0相差可能來自電路本身些微延遲所造成的( r: C( n: d' p1 C+ e
3) 看不懂"交叉頻率"是什麼意思, sorry

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 參與論壇,論壇參與!

查看全部評分

3#
 樓主| 發表於 2007-10-29 22:40:57 | 只看該作者
不好意思,Eleen的一個PPT上寫的交叉頻率的概念,cross frequency。我的理解應該就是環路帶寬吧。9 A* ]9 E2 S4 f3 H" a  J# x
! O: f! h" Z7 c6 I4 v3 c; ?
由于我的PLL 是PFD+charge pump型的,如果我的LPF做得理想應該是可以做到相位鎖定的。 ! J/ P( F3 [2 }, B
( `, X7 d+ k/ \7 k3 N
謝謝您的解答。
4#
發表於 2007-10-30 01:49:11 | 只看該作者
PFD是Phase Frequency Detector的縮寫,亦即它可判斷PLL的input和output頻率的phase及頻率的誤差,進而反應到charge pump及LPF作出反應,然後再調整VCO
6 M  D. w% N  i! O一般而言,要作到相位鎖定和charge pump比較沒有關係,真正要留意的反而是PFD電路,因為PFD電路會有dead zone的問題,而這個會造成PLL的input和output頻率有一個相位誤差存在,如何改善PFD的dead zone,目前有好幾種架構都己經有發表在paper上了
3 f5 P+ t, D& F, E  q& u  g6 t再者,即使PFD電路是採用沒有dead zone的架構,在layout的安排上也要非常小心,如果其UP及DN的path不平均對稱的話,一樣也會造成相位差存在) I4 ~+ B5 f  ^
' ]( @9 w3 A2 x0 E
如果你覺得你的ripple過大,那麼,我倒是建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?0 g4 R- `$ z- m
藉由這些值可以幫助你探究你的PLL究竟是那裡出問題,前三項數值是設計PLL很重要的參數,若照你所描述,應該是你的damping factor過小吧1 @* Q) D; t7 t+ M7 V! F
再者,1nF的電容很大,我以前所設計過的PLL也從沒設計到這麼大的電容,150pF的電容己經幾乎是我的上限了,建議你重新檢視你PLL的各個block參數,我想,你的PLL應該沒有作最佳化的設計

評分

參與人數 2Chipcoin +3 +5 收起 理由
shinnyi + 2 回答詳細!
monkeybad + 3 + 3 好答案!

查看全部評分

5#
 樓主| 發表於 2007-10-30 17:39:26 | 只看該作者
謝謝二位的熱情回復。. A- @$ M2 A% R7 P3 X4 m8 R

' k8 K% C/ I. U& |' Z6 V$ F/ t我做了計算和仿真,我目前PLL 相位差始終存在和CP電流的匹配度影響似乎不是很大。4 q0 C7 i9 T% d
, Q, A0 f) [' a# ?! x5 l; [
finster說的 cp電流可能回事重要的原因,但是應該如何確定呢?和 LPF中的 C1的大小關系大嗎?
; ?9 C! l) o$ ?" g( A. I  C- Y7 e$ U/ z
還有版主說的“最佳化設計”該如何驗證和實現呢?
6#
發表於 2007-10-30 18:58:27 | 只看該作者
我覺得輸出clock和輸入clock存在相位差應該是正常的吧 輸出clock總是要經過一個counter除頻後才回授到PFD
7 v/ O& O# ^8 q: r5 k3 {3 v( q所以不可能達到0相位差 但是相位差只要是固定的就可以了
2 [/ e- O% `; o% w. Z在PFD兩端的clcok才有可能存在接近0相位差的clock吧7 q& E; u. w& e9 d* H" z' X2 f

" ^# [8 B7 l6 A+ a7 o另外紋波電壓多大要看你的output clock的jitter能忍受多大 我覺得可以簡單的計算一下
0 ]; P) e# h2 T& a0 H& I, K就是 jitter=1/(紋波低電壓時VCO output頻率)-1/(紋波高電壓時VCO output頻率) , u" h2 u( g& O  _& ?, i  ~
大概可以估計你的紋波是不是在能容忍的範圍
: T( ?7 K- j; M0 J一般都是蠻小的啦 而且你的LPF電容用到1n了 超大的 所以紋波應該不會太大才對
  H6 R6 O) z$ O' a/ @; j9 V, X4 ^# d' K7 V8 ^
假如紋波太大那最直接的方法就是降低CP的電流 增加LPF的電容 這樣紋波就變小囉# L- y' o' f+ l' s
但是PLL鎖定時間會變慢! \2 p; J2 l  r$ P* \
另外也要注意CP上下電流源有沒有相等
. y8 y( D* F- e; H
1 X+ @) }$ L, O) u5 @2 G要最佳化首先弄清楚 PLL各個參數之間的關係 可從PLL運作的model推導公式得知
& v4 h( s+ y' p+ d. A好康相報裡面有提到一些相關的設計文件 可以先參考一下0 z; C/ i) p1 N/ @
http://www.chip123.com/phpBB/viewthread.php?tid=8116&extra=page%3D4; J# R) Q2 q6 |; n8 f
另外Razavi : Design of Analog CMOS Integrated Circuits 裡面也有講解可以參考一下; Z4 \7 r! W, J6 {) d
! B8 p( p) c) R
[ 本帖最後由 monkeybad 於 2007-10-30 07:07 PM 編輯 ]
7#
發表於 2007-10-31 06:03:27 | 只看該作者
PLL的設計有其數學式和相關的關係
' c$ g5 h7 B% r& J如我建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?
' V/ J( s4 B3 o) F! l因為這些都會影響著你所設計出來的PLL的performance,如果你都不知道不這參數所代表的函義為何,那所設計出來的PLL即使會動,其performance應該也不會太好. L5 i7 N4 s. w. b* _8 e" p
我上述所提的那些都在monkeybad大大所推薦的Razavi : Design of Analog CMOS Integrated Circuits中第15章有很詳細的介紹和公式推導,強烈建議你花點時間去看一下,我想,對於你設計PLL有很大的助益
; v' L9 s8 X- H節錄一下書中所提的:damping factor > 0.707- n/ @% u8 W" Y  C; k
為何要使用二階R-C和三階R-C的理由書中有提,另外,兩個電容的大小比例為10~15倍,至於何者為大,何者為小,書上也有提! v; i: k" ?# B! [
VCO的gain會影響你PLL的jitter,如果沒有留意,那出來的PLL的jitter應該不會很好......
7 p7 a0 c( ~/ `5 M- z$ z& o5 o這些,書上都有提

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 Good answer!

查看全部評分

8#
發表於 2007-11-1 20:55:06 | 只看該作者
喔~~講的蠻詳細的~~多謝謝大大講解~~讓我又上的一課~~謝謝
( f2 B) R# J6 F8 a0 `, S5 H雖然我沒做過pLL~~看看也不錯ㄚ~~謝謝
9#
發表於 2007-12-14 10:47:16 | 只看該作者

回復 7# 的帖子

大大你好
, W5 W% Y' l9 ~8 w# Z我剛看了一下Razavi的PLL部分
4 M' C, V& E3 {3 C; i( b8 |" ^你們提到的C1與C2是不是書中的Cp與C2呢' F7 }; M1 L9 c; G3 `
也就是LPF 還有抑制高頻雜訊的電容& k2 N0 G; B( g4 F2 A& e% p
我是類比新手6 `- S" E) q" V* E! X: I
還請大大解惑3 l. h0 u9 }) N3 C7 u
謝謝4 O$ W( \7 A/ e0 M) v2 n6 N
0 [% U9 {. O% g! G0 r/ E6 }9 P
[ 本帖最後由 ilovehorn 於 2007-12-14 10:50 AM 編輯 ]
10#
發表於 2007-12-14 18:07:12 | 只看該作者
原帖由 ilovehorn 於 2007-12-14 10:47 AM 發表 7 o0 P5 }# B% {! J5 I) V
大大你好
- z% v2 e7 C* v; C3 C4 j我剛看了一下Razavi的PLL部分3 |# P4 X0 V$ x- }
你們提到的C1與C2是不是書中的Cp與C2呢! h) |2 N2 f; Z0 ]" ?
也就是LPF 還有抑制高頻雜訊的電容: b) [: Z4 v6 C0 d& W; n
我是類比新手
/ u5 b1 S. N  d0 B3 d/ d還請大大解惑# _4 d1 Y% V( C: f* D& U: F+ ^
謝謝

) Z9 W0 {# x  A# V6 |4 P+ u$ J
/ ~. R' x- M/ f9 d# b' L3 n, `$ L  t: o5 m6 g& V
沒錯
11#
發表於 2008-7-28 09:06:31 | 只看該作者
台大有個專做pll的教授叫劉深淵: k; l: F- c! P# b0 [: _0 `. f
他的講義裡關於這方面的介紹非常仔細- t& V, D. I& Y( S
設計上你的 c1、c2的比值,頻寬的大小; n+ G- M: S# x) U
對所應的phase margin,damping factor
- `- c/ r1 C; h通通算出來給你
7 l2 \( @0 d3 D4 `9 A不妨網上找一下
/ J% c: I# x; ?" h3 \# ?4 y應該會很有幫助的
12#
發表於 2008-12-3 14:45:55 | 只看該作者
偶然发现这个论坛,发现真的不错,我还不是大牛,希望以后沃野能帮大家解决问题
13#
發表於 2009-1-6 15:17:37 | 只看該作者
根据反馈系统的一般原理来理解:
" A" C8 w+ X* v2 W  ophase margin 大,则damping factor 大,ripple小,但settle time 长,
4 X4 N( U% h- c3 k2 C" }; kphase margin 小,则damping factor小,ripple 大,但settle time短。( m/ S: i. @! \, O
3 T4 n1 \4 \6 O. k2 ^" z- @8 S
这样理解妥当吗,呼唤大大解答!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-28 10:19 AM , Processed in 0.190011 second(s), 24 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表