Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6120|回復: 4
打印 上一主題 下一主題

[問題求助] charge pump PLL中三階LPF電阻電容布局的問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-12-6 14:52:42 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
各位好:
: m$ h: P7 }1 \. V: \6 n1 F( o/ c9 h
現在我要畫PLL的版圖,其中三階LPF中的電阻和電容,大小值已經確定,但是如何布局我不是很清楚。" Y7 E  ^/ S6 f: S2 g, V! ^

/ b  \# ^6 L+ F& M# m特別是兩個電阻,一個是產生零點的,一個是高階電阻,會給電路帶來高頻雜訊。我該如何floorplan呢?" k, v# z3 y$ P( C& k

( P6 ?/ N7 T! M+ u$ ]- S8 q我準備采用poly電阻,并且放在N阱里。但是這兩個電阻是放在一起呢,還是分別畫呢。還需要分別畫guarding ring嗎?
# n) t" m$ e' u* o1 E1 P1 r' m9 K" }* y. C0 W- b- q
靜等答復,謝謝各位。2 u9 r8 b. I/ J4 X/ z4 d( ^: A. L
* p1 A, m8 Z$ _
[ 本帖最後由 liangshangquan 於 2007-12-6 02:53 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-12-9 10:25:41 | 只看該作者
我個人是覺得LPF中的電阻和電容在LAYOUT上的影響倒是還好4 c) [5 J  c& i( N# [
我們當初並沒有特別在這邊花多大的功夫# ~# ^! H, v3 S( f; V2 {
不過,我不確定你的poly電阻的一個squal有多大,一般來說,poly電阻的一個squal並不大,所以你layout上畫出來應該會有點大,我們之前大部份都是用p+ diff電阻,因為它的阻值較大,所佔的面積就會比poly電阻來的小一些1 w' b2 h: Z# E7 S
在畫PLL,我們最重視的是VCO和charge pump部份的layout畫法和位置安排,因為那會直接影響到PLL的performance,故而,建議你多少些心思在這兩塊電路上的layout,LPF的R,C,我個人是覺得影響不大
3#
發表於 2007-12-11 11:23:28 | 只看該作者

學習在學習

我本身也是做pll的我覺得charge pump與vco的layout佈局是會引響整個performance$ W$ \2 G; B# b9 d; E
其實layout出來的電容和電阻跟你tapeout回來的值本身也會有一些差距,除非是你很在意你的1 K; _: c) ]0 {; k: G
pole,zero的點,那可以考慮common centroid的畫法,去降低process variation
4#
 樓主| 發表於 2007-12-12 17:00:21 | 只看該作者
yes。我們的采用的兩層poly的工藝,所以選取了ploy,它具有較大的square值,是45歐姆/方塊。選擇diff到也是個不錯的選擇。謝謝樓上兩位的建議。, e9 N$ z5 E9 S

- E% `1 J  U) i5 K還有個問題想請教下,就是對VCO輸出整形的考慮。+ g! i3 g- t% b4 Z+ F$ J4 v
原來芯片就是一個差分變單端的簡單比較器+一級buffer,我在想能不能將這個比較器設計的更好些以提高其整形的效果呢?, M( G7 C& A) q
還有就是buffer的作用,其輸出信號是輸入到divider中的,我是不是應該根據下級電路的驅動能力來設計這個buffer呢?9 z  H0 I* z! T! \& i2 \' W: X! K
buffer的尺寸和級數對整形和帶載能力有什么特別的要求沒有?
3 L" \. ~( }; u' i# @4 Q; J- H7 \  f4 U6 y/ {) o* C- Q# \
5#
發表於 2007-12-14 18:16:29 | 只看該作者
原帖由 liangshangquan 於 2007-12-12 05:00 PM 發表 $ n2 }' J$ e/ K/ w8 g) ^
yes。我們的采用的兩層poly的工藝,所以選取了ploy,它具有較大的square值,是45歐姆/方塊。選擇diff到也是個不錯的選擇。謝謝樓上兩位的建議。
% Z- _: W% `3 E( _5 d
; G) C, M0 r7 |" a& a- L" Z還有個問題想請教下,就是對VCO輸出整形的考慮。+ y  z7 R+ r0 R* h5 y# i& T/ ]
原來芯片就是一個 ...

5 N; V* E% Q7 x: @3 B9 Q% z7 }! e6 s% J

, }/ J' k; r) |# G2 u% Z: K一般來說,VCO的output waveform不太可能是rail-to-rail,所以,大部份都會再加一個differential-to-singled-ended circuit(D2S)作為放大之用,除此之外,通常,如果D2S之後若沒有要接降頻(除頻)電路,絕大部份D2S會再加一個duty-cycle corrector特性在裡面
3 h. w" g! b/ m7 {3 F2 N因為D2S只是把VCO的output waveform放大,並沒有波形整形的功用,如果後級電路需要有50% duty cycle的要求,一般來說是加一個除2電路即可,但有時D2S之後便沒有作除頻頻的動作且又要50% duty cycle,那就在D2S之中加入duty-cycle corrector+ t4 H" B, @+ d8 e0 t0 q0 b- D

+ i1 S/ \- C' S+ q另外,D2S的操作速度要跟的上VCO,所以,一般而言,D2S也還蠻耗電的,至於它的驅動能力,通常不會設計的太weak
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-28 10:21 AM , Processed in 0.164009 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表