|
現在FPGA / CPLD的package很難能"自己作"
. @) k5 \3 [3 E# d) i一般都要送工廠製作PCB跟打件, 意思是全自己搞的話, 你將會需要軟體畫schematic (OrCAD之類), 還要自己layout (PCAD, Allegro之類), 然後找工廠代工作PCB, 還有打件 (一大堆SMD, 特別有的是BGA包裝, 很少人自己有工具能DIY的)
7 j9 X% g5 N& D1 \- y+ [7 B% h6 G. q1 R y
建議...買一張現成的發展板爽度比較高, 上面都會劉擴充接腳讓你接自己的電路.
4 V( ^# ^7 S0 S0 x. w% g+ [ U/ n8 l Z# D' K: l' O& B) I7 d" R
若是你還是要自己作...首先選定自己要用的FPGA/CPLD是那一顆, 然後k他的datasheet, 留意它的電源有那些, 像Altera就分Vccint, Vccio, 而Vccio又根據你的幾個IO BANK的準位又可能有別的可能性. 其它重點在clock要接到特定pin, 還有下載電路, 看你有沒需要用到configuration ROM, 沒用到的話可以只作JTAG. 然後就把你要用的周邊依適當的設計接到 FPGA/ CPLD的IO pin就好了,當然一些適當的補償電路是一定要的, 像是 decoupling CAP...
% G6 X7 Y# Z( l/ R5 s% e5 ^5 F) }1 ?/ H$ Q0 w& j+ K: p, G3 f1 I/ T0 d
還是買一張好了.. ai |
|