Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4181|回復: 3
打印 上一主題 下一主題

[問題求助] 要如何自己製作符合FPGA/CPLD規格的主機板?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-12-24 17:15:34 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
如果有些人覺得用Verilog或是VHDL撰寫電路很簡單的話. 我想問要如何自行製作符合FPGA/CPLD規格的主機板? 要符合哪些要求呢?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-12-25 08:36:27 | 只看該作者
現在FPGA / CPLD的package很難能"自己作"
. @) k5 \3 [3 E# d) i一般都要送工廠製作PCB跟打件, 意思是全自己搞的話, 你將會需要軟體畫schematic (OrCAD之類), 還要自己layout (PCAD, Allegro之類), 然後找工廠代工作PCB, 還有打件 (一大堆SMD, 特別有的是BGA包裝, 很少人自己有工具能DIY的)
7 j9 X% g5 N& D1 \- y+ [7 B% h6 G. q1 R  y
建議...買一張現成的發展板爽度比較高, 上面都會劉擴充接腳讓你接自己的電路.
4 V( ^# ^7 S0 S0 x. w% g+ [  U/ n8 l  Z# D' K: l' O& B) I7 d" R
若是你還是要自己作...首先選定自己要用的FPGA/CPLD是那一顆, 然後k他的datasheet, 留意它的電源有那些, 像Altera就分Vccint, Vccio, 而Vccio又根據你的幾個IO BANK的準位又可能有別的可能性. 其它重點在clock要接到特定pin, 還有下載電路, 看你有沒需要用到configuration ROM, 沒用到的話可以只作JTAG. 然後就把你要用的周邊依適當的設計接到 FPGA/ CPLD的IO pin就好了,當然一些適當的補償電路是一定要的, 像是 decoupling CAP...
% G6 X7 Y# Z( l/ R5 s% e5 ^5 F) }1 ?/ H$ Q0 w& j+ K: p, G3 f1 I/ T0 d
還是買一張好了.. ai
3#
 樓主| 發表於 2007-12-25 10:10:22 | 只看該作者
當然這樣的目的主要是想把FPGA/CPLD的線路與其它線路整合,像是LAN,PHONE,RS232/USB或是藍芽晶片,鍵盤...之類的功能掛在一起節省連結線路的耗電.也希望能把體積做小一點.除了這些理由之外我會考慮買張現成的板子.
4#
發表於 2008-1-2 20:12:14 | 只看該作者
如果不是要量產的版本的話, 買一張實驗版吧!!!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 05:14 AM , Processed in 0.144008 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表