Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3985|回復: 5
打印 上一主題 下一主題

[問題求助] 請問spread spectrum clock generator

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-1-6 15:00:40 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問各位: ! A) q. E+ Q$ [
       目前的研究方向是SSCG.希望做Down spread.想先在simulink模擬.如果要做down spread是不是所有的參數都要重新計算呢?還是只要改變除數就好?
6 D9 m; S8 k5 L% b  m  {! A       謝謝!!
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-1-8 11:01:38 | 只看該作者
要看你是用什麼方法做展頻, 還有在loop裡的哪一個點把展頻profile加進去
# t6 L/ I. `* ]5 v4 v/ t你做的SSCG應該是for EMI reduction?! I9 G4 F5 m! R0 w  ?5 K
如果是的話, 展頻的percentage通常不會太大, 對你的main loop不會有太大影響
) `; d) F: N. E0 k6 g  m4 w用原來的參數即可, [! n$ q2 E" r( ~2 _! l0 y8 M5 }
有興趣可再討論, good luck!
3#
 樓主| 發表於 2008-1-8 11:40:35 | 只看該作者
謝謝你的回覆.還有很多問題不知道可不可以用mail向你詢問.thx!!
4#
發表於 2008-1-8 14:17:02 | 只看該作者
二兵補充說明一下:
+ _  o% W1 G+ o  H- f通常展頻的 freq 也不會太快,可能是數十K(Hz),所以還是要注意原來的
9 Q/ u# O$ y7 Q" n$ n1 wmain loop bandwidth 是不是夠小,不然會有較大的 jitter 出現喔
5#
發表於 2008-1-9 18:27:58 | 只看該作者

回復 2# 的帖子

最近也是遇到這個問題 由於IC的EMI效應過大
3 F3 R* y# ^: W! C0 ]所以要求PLL要加入展頻的功能 把頻率打散掉
4 Y/ u/ ?5 _! L9 T+ S# j/ h  l5 J2 t3 A目前知道的方法是在除頻器上面動手腳 因為是數位電路在控制所以比較好實現
% w" w3 j; w& V7 q好像是譬如頻率被放大200/40=5倍 然後就是控制乘數讓它變成
+ b! Z5 n8 m0 G8 R1 R. `201/40, 200/40, 199/40, 200/40, 201/40.........
6#
發表於 2008-1-10 10:36:09 | 只看該作者
目前SSCG的作法有兩種方式
7 {* L: V5 i5 Q8 w, q' O一是直接在除頻器上動手腳,屬於用digital方式,藉由counter的計數來達到SSCG的作法
9 o! d$ n, ~/ p8 x7 n0 G- n二是在LPF上作手腳,屬於用analog方式,藉由改變Vc電壓的方式來改變VCO的輸出頻率作法
* f2 f& k0 ?0 p/ P6 v/ J$ \) q9 p0 g這兩種方式在IEEE paper上都有人有發表過,你可以找一下% L6 ~+ _! p) l4 x' u+ `
這兩種方式各有優缺點,所以,若是碩士論文,建議你不要找這個題目,因為能夠發揮的空間很少,很難有一些小突破
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-23 07:13 AM , Processed in 0.156009 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表