Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4385|回復: 12
打印 上一主題 下一主題

[問題求助] 電路請教

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-3-13 18:57:46 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
( i8 F9 H8 f% A) V8 e* Y/ I
圖中 Tr32/Tr33 為 differential input node,
5 j; N; E- p7 L, V7 m5 N4 p9 E不懂的是..
5 ]! B' Z  u% I   Tr36,Tr37,Tr38,Tr39   是不是多餘的ㄚ ??* C* i3 {' s2 [; W
  如果不是, 大大们有何見解.
9 E* V3 t6 Y2 F. c1 }, z, i1 A9 h5 W9 g. {& }# {+ W2 v
受教了.

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2009-3-16 15:50:41 | 只看該作者
感觉这样的结构好奇怪啊,没见过。有知道的讲一下啊!!!!!!!!!!!!!!!
3#
發表於 2009-3-16 16:30:32 | 只看該作者
多了Tr36~Tr39的轉換過程# _3 ?, t" t- E# l% ]4 c6 I
感覺像是為了要讓OUT的輸出2 l+ n; X, m  I
可以達到VDD~GND的full swing8 s. j2 D' c( ~4 n. h# k* |
若直接用input differential pair那" D8 v: V  e/ ^) f
輸出電壓最低將會被受限於輸入差動對的電流源/ L5 x, }& F: k; Z0 g
但是這樣做卻會增加電流的消耗: \! s4 R/ `# y$ T+ G% s
這是我的看法,不知對不對, 希望對你的問題有用' f4 O' m( T- P6 D; ]
也希望有沒有知道的大大可以補充
4#
發表於 2009-3-17 19:29:28 | 只看該作者
电流镜式OTA
5#
發表於 2009-3-20 16:29:49 | 只看該作者
会否是增加输出摆副和增益的推挽式输出结构
6#
發表於 2009-4-17 17:41:28 | 只看該作者
This is mainly to provide rail-rail output with only one stage rather than two.
7#
發表於 2009-4-20 10:37:02 | 只看該作者
原帖由 jesseyu 於 2009-4-17 05:41 PM 發表
" W) l9 j0 ^* ?! B. i9 |0 JThis is mainly to provide rail-rail output with only one stage rather than two.
+ K0 e' H$ R3 I. E* C4 Z

" X# ~( [8 C" o$ ~* o! j$ R  ^/ T- B  e
实际上却是多了4个管子 论面积功耗 还不如2级的吧
8#
發表於 2009-4-22 14:19:11 | 只看該作者
同意hoodlum和jesseyu的說法,以一級運放達到R-t-R的效果,當然這個運用前提是:對增益要求不高的R-t-R AMP,這樣此結構達到了某些場合運用需求,比如說運用于LCD顯示幕類比驅動模塊的Buffer,不需要很高的增益,但需要R-t-R輸出,並且只有一個主極點在輸出端。
9#
發表於 2009-4-22 23:05:35 | 只看該作者

回復 7# 的帖子

but for 2 stage, usually a compensation cap or miller cap is needed
10#
發表於 2009-4-22 23:34:07 | 只看該作者
這就是一般書上的current-mirror amplifer,; @; j* ]& f- T$ }6 X: m
只是此專利畫的電路擺設和一般常見的不樣, 書上都有+ e/ l( h8 R. ?/ S+ `6 D6 K9 r

1 E* \' m! s! y可以參考' u* S6 a9 M$ L! a( Y$ o
http://ece.olin.edu/avlsi/handouts/051027_lab5.pdf
11#
發表於 2009-5-2 01:32:55 | 只看該作者
三樓的h大是正確解答1 S: K6 M4 y, t. T; h9 }1 \* f
只是大家好像沒看到Tr38 Tr39畫錯了
7 K  x% \, }) ~/ V應該是NMOS才對
1 g  Y5 R6 L+ b6 i1 z, S這種做法很常見' \3 V0 K$ t, r: ~3 i7 C/ m! U% W* R
只是一般會再加上latch在Tr34跟Tr36之間提高dc gain
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 11:59 AM , Processed in 0.168010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表