Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 11464|回復: 9
打印 上一主題 下一主題

[問題求助] non-overlapp

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2009-11-26 20:27:52 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
各位大大,請問一下以下這個電路主要是在做什麼的?以及電路模擬時需要看哪些東西?& g( n  _! q1 x7 g

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂67 踩 分享分享
2#
發表於 2009-11-26 21:19:06 | 只看該作者
這個電路是在產生四個不會相疊的clock+ n  ~% `8 K  f0 l
最常使用這個電路的應是使用在switch capacitor(SC)電路8 t7 h( [3 E- I% N- h
因為SC電路需要有不相重疊的clock or phase來turn on/off capacitor,故而,若你有研究SC電路,一定會介紹這個電路
3#
 樓主| 發表於 2009-11-28 23:11:09 | 只看該作者
嗯嗯 ~ 大大我模擬出來了.... ^^
4#
發表於 2009-11-30 09:21:08 | 只看該作者
謝謝大大的分享~知識因分享而壯大!
5#
發表於 2009-12-4 18:17:00 | 只看該作者
這個電路就如同finster大大所說的,是為了讓output driver能夠避免short through,所以必須讓output不同夠同時turn-on和turn-off,所以得讓output會有時間差的turn-on和turn-off,也有人稱為dead-time,也就是所謂的non-overlapping!!
6#
發表於 2010-1-2 01:27:08 | 只看該作者
基本上我建議這個電路最後面應該要再加上一個電阻和一個到地的電容
0 I6 C, v2 s' j8 d; w; {, ~8 ?0 V
否則才幾個DELAY TIME 應該還不太夠用
7#
發表於 2010-1-6 11:42:55 | 只看該作者
我帮你把它顶起来!希望高手前来解答!
8#
發表於 2010-4-22 08:37:49 | 只看該作者
Sigma-Delta電路裡面常看到的clock generator
9#
發表於 2012-12-8 11:00:29 | 只看該作者
謝謝大大分享,小弟最近正好開始在模擬電路,正好需要這個電路架構的理論,謝謝!!
10#
發表於 2015-12-11 01:37:26 | 只看該作者
請問大大,小弟是新手想請問要掛電阻和電容,請問各掛多少?
/ Z! e% q4 K! s2 b, N謝謝.還是有sp檔可以給小弟參考.
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 09:48 AM , Processed in 0.162009 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表