|
《半導體學院計畫》自強積體電路佈局設計人才養成班5 P/ F! H! F! F1 N' l
課程目標:1. 培養學員整合半導體製程、IC設計和電學等觀念,佈局出正確的圖形,並教導學員從建立正確的環境設定開始,學習快速佈局設計相關應用技巧,如何在120秒內畫沒有error的快速佈局法,建立APR和Fully二合一的cell library。把佈局工作流程所需要了解的專業知識作實作模擬訓練。2. 透過被動元件、類比佈局設計、I/O Pads Layout以及專案規劃等實作課程,使學員可以結合製程與積體電路設計原理和佈局,熟悉完整積體電路設計從CORE AREA以及I/O ESD PAD實作技能與重要觀念和規劃。3. 可以透過Command File編寫課程熟悉製程,Design Rule,積體電路設計與佈局設計之關係,結合實務經驗以學習Command File撰寫技巧。$ N* x' ]5 G9 M
' }5 u, u* v2 \# K2 ~% }3 n1 V4 y課程特色:☆課程結訓時,會舉辦促進就業活動!!! ☆於專業電腦教室上課,無須自備軟硬體。擁有價值數百萬專業工作站設備及EDA原版軟體工具,充分實作。課程架構採課程研討、實作演練等方式,培養學員對IC設計技術具有系列性、完整性的架構觀念與實務推動執行能力。 ☆凡參加「基礎-進階-Command File」三階段的學員,可享有免費印製Proposal 一份。; D2 ^- L/ E# X# ?4 S& N) h
: H" `. d" e" R" T2 G/ [修課條件:
" o; m- i7 R/ ?, C# k1.大專以上電子電機科系畢業或理工科系畢業具備電子電路學基礎,希望接受過專業佈局完整基礎課程訓練者,均可報名本課程。
/ v5 v. D5 v& F) F' a. [* ` v: Q2.男性學員須服完兵役或免服兵役方可參加。
, `( o* x5 M- `6 m8 O: B- T8 r: I3.此培訓以就業為主要導向,沒有就業意願或有升學、進修意願者請勿參加!9 T5 P. `3 u& _* R- k4 G. k1 T
4.課前需參與4/26(二)10:00面試與測驗!(當天請準備身分證與畢業證書影本各一份,另請攜帶正本備查。)4 G5 [+ B4 x: c8 R
$ u v( T1 j9 \& E$ T. F課程大綱:% \6 ] k# a0 V3 ^
1.IC Layout基礎技術實作' d7 X+ P% R4 i f% F
2.IC Layout進階實務技術
5 d7 l9 |8 j8 r0 g$ X- v" A3.IC LayoutCommand File撰寫技巧7 _9 s% g" @0 V: J! z6 l
4.職場倫理3 C; V v4 j+ Q5 o1 N% F/ `+ ^
5.就業輔導
" v9 @/ S; {. F" H) H6.媒合、促進就業活動 ( N* i0 s7 m6 D+ M- \! W
: r) T9 H3 c, q$ O* G5 x2 s
課程師資:
3 \. n+ n/ v- R7 N+ Z( E自強基金會資深顧問 簡榮貴老師! T* k) i" V1 Z& V
☆IC Layout佈局工作經驗: 1991 年 7 月起 ~ 迄今
) q; k% d- a0 [) w☆台灣首位建立完整IC Layout佈局設計實務培訓課程計畫,也是最資深且學員滿意度最高的專業佈局人才培訓講師。7 B1 V+ [% Y- L3 c( f
☆台灣佈局設計培訓學員人數最多的講師(至 2010/12/01止,超過1300位學員,其中從事佈局工作者,非本科系佔70%,超過900位學員從事佈局設計工作)$ H/ i2 D4 [& B
6 a/ @2 P6 T1 e) Y! g上課時間:
/ O% V' I7 `" b) U' c& O☆4/26(二)10:00 舉行第二梯次課前測驗與面試,參加者請務必線上報名。" }2 y/ Q9 d( u0 P( t0 P
☆錄取結果將會個別email和簡訊通知。
# }1 \+ O2 h3 j: t6 \& L7 `* L5/2-8/12,每週一三五上課,09:00-17:30
, w1 Z8 U& }$ M: e
1 x& \2 f$ U* Y課服專線:03-5735521#3213 謝小姐 mayhsieh@tcfst.org.tw 8 Y/ U; C }! H6 A% U
: x% _3 L3 L2 u% [9 Q* X& q$ i
主辦單位:經濟部工業局
+ H6 y3 B8 A. r; p1 m& a5 ^4 U6 ]+ V
執行單位:財團法人自強工業科學基金會 |
|