|
2012/03/20-張琳一 全球半導體設計製造軟體暨IP領導廠商新思科技(Synopsys)日前宣布推出以VIPER架構為基礎的Discovery驗證IP(Discovery Verification IP,以下簡稱Discovery VIP)系列產品。VIP完全以SystemVerilog語言所編寫並同時支援UVM、VMM和OVM三種方法論,它所提供的效能優勢、易用性和延展性可加速並簡化複雜SoC設計的驗證。+ O: V# m! E8 X& @; N
& k/ X: ?4 Y- o
Discovery VIP的通訊協定分析器(protocol analyzer)提供一個謹守通訊協定的獨特除錯環境,除了支援所有主要的模擬器(simulator)外,Discovery VIP所達成的效能為其他VIP產品的4倍,且其配置(configuration)、覆蓋(coverage)及測試開發功能亦可改善IP和SoC設計人員的生產力。VIPER架構可為以通訊協定為主的創新驗證以及SoC層級確認(validation)提供良好基礎。, x1 S- p6 Z- Y9 J7 \5 D# ^
/ K; a6 k7 A( t; b# P
隨著主要SoC設計納入更多複雜的通訊協定,VIP便成了驗證環境中的要件,它將協助設計人員在緊湊的專案時程內達成覆蓋率目標。VIP提供晶片內外(on- chip及off-chip)通訊協定(如ARM AMBA、PCI Express、USB、MIPI、HDMI和乙太網路等)的功能模型。在進入生產階段之前,驗證工程師利用這些模型測試所有SoC介面,確認該介面是否符合標準。
/ c! m! |9 K6 L1 {
" \ K3 E8 s: P8 |! p, o* E) q不像其他VIP產品,Discovery VIP完全利用SystemVerilog語言編寫,因此在既有實作上看不到以其他程式語言所撰寫的外覆程式(wrappers) 或擴充方法。在無需透過方法層級的互通(interoperability)外覆程式或底層轉譯或重設(remapping),Discovery VIP就能提供一般驗證方法(Universal Verification Methodology;UVM)、驗證方法手冊(Verification Methodology Manual;VMM)和開放式驗證方法(Open Verification Methodology;OVM)三種不同方法論的原生支援。如此一來,不但能減少不必要的效能耗費,同時也能帶來其他好處,包括達成跨模擬器的可攜性、易於整合於SoC環境中以及其他針對VIP除錯、覆蓋度規劃及管理功能。) q6 b# @) m! g, Q9 w: ^9 f* s
/ l- H9 U3 k' L# c) ~8 R
Discovery VIP系列產品乃根據新思科技新一代VIPER架構所開發,該架構全是針對加強VIP效能、可配置性、可攜性、除錯、覆蓋率、符合性管理(compliance management)以及延展性所設計。VIPER架構可追蹤以通訊協定為主的模擬資訊,提供時間序列與RTL波形同步的通訊協定層級分析瀏覽模式。該架構可完全被配置到特定通訊協定組態中,且包含從預先定義序列中刪除不適用的執行時間配置等功能。此外,VIPER架構具備高度延展性,能針對待測裝置(DUT)提供額外功能,如錯誤置入(error injection)模式、覆蓋率採樣(coverage sampling)等。
$ `% |3 m7 {# {6 l! ^& B3 \
3 C7 i: \$ G" a# D新思科技VIP適用於多項通訊協定,包括USB 3.0、ARM AMBA AXI3、AXI4、ACE、HDMI、MIPI (CSI-2、DSI、HIS等)、乙太網路40G/100G、PCI Express、SATA、OCP等;完整的適用通訊協定列表,請參考:http://www.synopsys.com/VIP。
1 l9 x/ E% n, E6 ?5 t
' v; Y. V3 u% {) {! A1 Z- y# @& D
/ ?9 f5 h0 v+ w5 c' S" iDIGITIMES中文網 原文網址: 新思科技推出新一代驗證IP 加速SoC驗證流程 http://www.digitimes.com.tw/tw/d ... GQMMN#ixzz1ppJgFiUs |
|