|
台積電設計建構行銷處資深處長Suk Lee 表示:「藉由創新來實現最佳的新製程技術,一直是台積電與新思科技長期合作的重點。而為了因應3D電晶體的複雜性(complexity),我們提前布局並擴大與新思科技的合作,以發揮FinFET技術的價值。有了通過台積電認證設計自動化工具,雙方的客戶便可充分利用FinFET技術。」
" ], Y6 K, `) z( ^
( ]' c, }% |* ]. ?# g新思科技設計事業群產品行銷副總裁Bijan Kiani表示:「針對N16 FinFET製程開發的Galaxy設計平台V1.0認證是台積電與新思科技在創新技術上合作的成果。我們與台積電以及許多共同客戶一起合作,開發出完整、有效率以及經過驗證的流程(flow),讓設計人員能充分利用FinFET技術,開發出最先進的設計。」 % t& m: `, }6 ?2 L1 A
$ Z4 o, Z7 @9 S
關於台積電N16 V1.0認證解決方案
$ q, |9 p3 u9 x6 T& E' V# ^
7 x- x1 s* J q! F新思科技Galaxy™設計平台提供支援台積電16奈米FinFET製程的工具與方法論,包括:
/ d( n. U1 A0 {1 @, q0 \- K @. Z& m+ ]1 k1 b I
· IC Compiler:先進技術支援16奈米FinFET量化規則(quantized rule)、FinFET格線置放規則(grid rule)以及先進的優化方法論,包括PBA與 GBA時序關聯及低電壓保持時間(hold time)校正,以達最佳效能、功耗及面積。4 @ q$ E1 d9 i! n' L9 A/ C
3 c. r6 |+ U" x; m
· IC Validator:利用DRC及DPT規則檢查(rule compliance check),檢驗FinFET參數,包括邊界(fin boundary)規則和expanding dummy cells。8 c3 o. t+ l) ]
5 H' e: Y% k2 H$ h0 A! ]: l
· PrimeTime:先進波形傳播(waveform-propagation)的延遲計算(delay calculation),提供FinFET製程所需的絕佳STA簽核(signoff)正確性。3 l, ?- @3 Z4 b6 I2 S; ^- }8 M
" u. Y8 L6 e3 I! O% Z! Z
· StarRC:首創使用FinFET「實際剖繪資訊(real profile)」,為正確的電晶體層級(transistor-level)分析,提供最準確的MEOL(middle-end-of-line) 寄生元件參數擷取(parasitic extraction)。& r1 n! f$ V" [7 P/ V0 p
) }' M; N ]- i" q· HSPICE、 CustomSim 和FineSim:針對最新FinFET設計進行的FinFET裝置建模(device modeling)及精確電路模擬。此外,CustomSim具備新的電子遷移效應(electromigration)和IR電壓降(IR-drop)分析。
: z4 n6 D, @, ]( L3 A) q7 k D( w* c9 e! n8 T
· Laker:支援複雜的FinFET鄰接規則(abutment rules)、雙重曝光(double-patterning)、MEOL中段層和其他先進節點的設計要求。 |
|