Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4967|回復: 3
打印 上一主題 下一主題

新書上市:《訊號完整性工程師指南》摒除訊號完整性問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-9-30 13:54:29 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
《訊號完整性工程師指南》 說明模擬、測試與量測的關鍵技術與概念7 |9 d  c3 \6 H, _1 C2 m( T
  i# U5 @- M3 m, n: d: f
1 s! J. V% P7 l8 U9 A- C
2008年9月30日,台北訊-全球測試、測量與監控儀器的領導廠商 Tektronix宣佈,由該公司員工 Dave Ireland 與他人合著、針對訊號完整性而撰寫的新書《訊號完整性工程師指南:即時測試與量測及設計模擬 (A Signal Integrity Engineer’s Companion: Real-time test and measurement and design simulation) 》 甫上市。此書由出版商 Prentice Hall 發行,已可從網路書店購得。  
$ i8 z6 @' d& X2 N* u# f, G0 Z( N2 s4 K! k
《訊號完整性工程師指南》內容涵蓋從可行性到驗證、從模擬到測試的產品生命週期,為現代高速數位設計的訊號完整性測試與量測,提供實用的指南,包括從開始到結束的詳細案例研究,可指導工程師徹底解決常遇到的設計難題。本書內容涵蓋從規格到後續模擬的嵌入式系統設計,用簡單易懂的圖解說明關鍵技術與概念,並針對所有電氣工程師、訊號完整性工程師和晶片設計工程師,說明如何利用即時測試與量測儀器及技術,以滿足日益嚴苛的互通性與相容性需求。
; d. W  T9 |( Z% F6 w9 G- F" N# s4 W2 f& B% Q9 [" A. N
「訊號完整性工程是一個相對較新的電子工程支系,大部分和類比因素相關,這些類比因素會影響現代高速數位系統的效能與可靠性。」作者 Dave Ireland 表示,「特別是應用到現代通訊與電腦系統中的高速串列匯流排時,對於整體設計的可靠性和與演進中匯流排標準的相容性,訊號準確度的問題扮演了關鍵角色。」
$ D' z- C$ l9 C3 W; k0 u/ a
# p/ ?! s# U# D; A6 L6 p5 UTektronix 全球銷售、服務與行銷副總裁 Martyn Etherington 表示:「高速訊號為設計工程師帶來了許多挑戰。這本新書為工程師提供了詳盡、權威而實用的指南,以進行高速數位設計的現代訊號完整性測試與量測。本書必定會成為全球學生與工程師的標準參考書。」
. w$ d- r0 i( c# e4 N2 X5 q4 H
% g1 [$ ]" Y* B% h; n本書作者除了Dave Ireland,還包括 Geoff Lawday (英國白金漢郡新大學的 Tektronix 量測教授) 和 Greg Edlund (IBM 全球工程設計解決方案部門的高級工程師)。前言是由IET 工程與技術期刊的電子編輯Chris Edwards 撰寫。 3 {- m# g& d1 K$ v' ~& R
0 R+ f5 y  I- x6 ^4 J
《訊號完整性工程師指南》可至 Amazon.com、Borders.com 和其他主要的網路書店購得。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-10-2 23:27:35 | 只看該作者
這本書還這麼新# Y: R2 j1 }* i1 S/ @
中譯本不知道要多久才會上市5 D* Z4 H' n8 k5 i7 r
(說不定也不會有中文版....)
: `4 q4 F6 |! H' E
% U+ B- e. a5 g而且非相關經歷的人" ^9 R0 D' n( \* _9 A, o
翻譯出來的東西鷹該會非常的詭異
3#
發表於 2010-10-20 07:33:48 | 只看該作者

運用SPICE模擬工具 友晶 克服高速訊號電路完整性難題

■魏淑婷(友晶科技資深技術總監)■
( ]* N& n7 E0 l5 B$ s
- ?9 z% i# B% W2 ~- j目前全球對於10Gbps速度以上的PCB設計,由於涉及許多高速電路分析理論,大都還是由歐美大廠主導設計,亞洲公司尚未有完整實力與歐美對手在此利基型市場競爭。友晶研發團隊運用SPICE等模擬工具,可解決高速訊號電路的訊號完整性問題。) C! j4 |  f; D3 q

3 M# k0 L& t' ?$ r; |. h# M, S在高速40奈米以下的FPGA系統設計上,研發人員需要克服關鍵挑戰,運用包含SPICE在內的多種模擬工具,解決高速訊號電路面臨的訊號完整性問題。* ~! o$ ]4 v, z

7 y* @5 t( @8 k2 q- u" K1 e通過對具體問題進行分析,來優化零配件選擇和設計折衷,如層疊結構、介電材料、訊號線拓樸結構、線長、線寬和阻抗匹配元件等,並根據模擬結果對設計進行調整,以便在設計階段解決大多數的訊號完整性問題。0 Z! s3 j7 @) L( {; E
2 U5 o/ D7 H* \3 P5 m1 F: t( p
為達成10Gbps以上的接頭傳輸,基板層中的介電材料產生的傳輸損耗現象必需被考慮,因此我們透過SPICE模擬來驗證板材對損耗的影響。
0 i, Y3 {7 l4 }/ @2 M5 V' e  X
2 @" d6 X, O8 T* B過孔損耗每個過孔獨特的特性,包括襯墊的大小和形狀、過孔長度(通孔或盲埋孔)、過孔中不作訊號傳輸的部分(Stub)、以及連接導線所在的層數等,都會影響損耗。
4#
發表於 2010-10-20 07:33:54 | 只看該作者
降低過孔所造成的損耗包括:在內層不使用襯墊(pad),並使用較大的抵抗襯墊(Anti-pad),以降低寄生電容效應;傳輸線佈線在外層(top/bottom layer),否則使用盲埋孔或背面鑽孔(backdrill)減少不作訊號傳輸的部分(Stub),以降低訊號反射;增加GND return via以保持傳輸線過孔換層走線時,其迴流路徑能夠連續。9 Z/ n9 w/ i5 j1 @$ d3 w7 C
7 b. u$ H8 s% W6 a: p9 E
SMT器件焊墊的損耗FPGA Multi-Gigabit 收發器設計中最常見的元件是DC blocking 電容、高速接頭和PCI Express邊緣連接器,當差分訊號走線進入以上元件的SMT焊墊時,由於SMT焊墊的銅箔寬度會較差分訊號走線寬度大,線寬的差異造成阻抗的不同,較窄的走線寬度,其阻抗值較高,而較寬的SMT焊墊其阻抗值較低。
2 H  }; {3 _; n& c" b  U: K! K6 l
; _1 q0 a! Q9 G/ T1 L  A為使阻抗匹配,必須想其他辦法來提高經過SMT焊墊時的阻抗,使其與走線阻抗相同。影響阻抗的因素,除線寬外還有走線層與大銅面參考層的距離、介電層介電常數和走線層銅箔厚度。一旦PCB疊構決定後,只有改變走線層與大銅面參考層的距離。2 b' H" G0 w3 J% i, M# g0 J

4 f  F6 Y" V, p5 y友晶科技研發團隊想辦法讓走線層參考到第二近的大銅面層,彷佛增加走線層與大銅面層的介電層厚度,而使得阻抗上升,因此可以在SMT焊墊下的第一層大銅面挖掉,來增加阻抗,最後達到與走線的阻抗相匹配。6 H" D% D9 N9 Y, D4 X. ~& M4 B

2 ~/ j- y/ d; n! h/ t8 M+ O以上多種PCB結構都能幫助實現高速串列數據傳輸,要正確實現,可透過模型的建立與模擬分析來掌控損耗對訊號完整性的影響。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-23 12:49 AM , Processed in 0.164010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表